Login| Sign Up| Help| Contact|

Patent Searching and Data


Title:
画素構造、その表示方法、及び表示装置
Document Type and Number:
Japanese Patent JP2018503849
Kind Code:
A
Abstract:
本開示は、画素構造を提供する。該画素構造は、第1サブ画素と、第2サブ画素と、第3サブ画素を備える。向き合う二つの隣接の第3サブ画素は、第3サブ画素グループを形成する。第2サブ画素は第1軸に沿って1行に配置されて第2サブ画素行を形成し、第1サブ画素と第3サブ画素グループは第2サブ画素行と平行する第1軸の方向に沿って交互構成で配置され、第2サブ画素行と、第1サブ画素と第3サブ画素グループによって形成される行が交互構成で配置される。第2サブ画素は第2軸の方向に沿って配置されて第2サブ画素カラムを形成し、第1サブ画素と第3サブ画素グループは第2サブ画素カラムと平行する第2軸の方向に沿って交互構成で配置され、第2サブ画素カラムと、第1サブ画素と第3サブ画素グループによって形成されるカラムは交互構成で配置される。

More Like This:
Inventors:
Lian Seung
Application Number:
JP2016575659A
Publication Date:
February 08, 2018
Filing Date:
August 14, 2015
Export Citation:
Click for automatic bibliography generation   Help
Assignee:
BOE TECHNOLOGY GROUP CO.,LTD.
International Classes:
G09F9/302; G02F1/1343; G09F9/30; H01L27/32; H01L51/50; H05B33/12
Domestic Patent References:
JP2012028170A2012-02-09
JP2013187187A2013-09-19
JP2005515504A2005-05-26
JPH08335060A1996-12-17
JP2003248461A2003-09-05
JP2010140787A2010-06-24
Foreign References:
US20120049726A12012-03-01
Attorney, Agent or Firm:
Yasuhiko Murayama
Shinya Mitsuhiro