Login| Sign Up| Help| Contact|

Patent Searching and Data


Title:
【発明の名称】高信頼化コンピュータシステム及びその復旧方法並びにプロセッサボード及びその交換方法
Document Type and Number:
Japanese Patent JP3246751
Kind Code:
B2
Inventors:
Ken Miyao
Manabu Araoka
Tomoaki Nakamura
Masayuki Tanji
Shigenori Kaneko
Koji Masui
Saburo Iijima
Nobuyasu Kanagawa
Shinichiro Yamaguchi
Yoshiki Kobayashi
Application Number:
JP752091A
Publication Date:
January 15, 2002
Filing Date:
January 25, 1991
Export Citation:
Click for automatic bibliography generation   Help
Assignee:
株式会社日立製作所
株式会社日立情報制御システム
International Classes:
G06F11/18; G06F11/20; G06F15/16; G06F15/177; (IPC1-7): G06F11/20; G06F11/18; G06F15/177
Domestic Patent References:
JP57182262A
JP63298613A
JP1279331A
JP2202636A
Other References:
A.L.Hopkins,Jr.、外2名,“FTMP−A Highly Reliable Fault−Tolerant Multiprocessor for Aircraft”,PROCEEDINGS OF THE IEEE,1978,第66巻,第10号,p.1221−1239
Y.Yano、外2名,“V60/70 Microprocessor and its Systems Support Functions”,Didest of Papers COMPCON,1988 Spring,p.36−42
古城隆、外1名,“汎用マイクロプロセッサチップ”,電子情報通信学会誌,1990年11月,第73巻,第11号,P.1222−1227
河本恭彦、外4名,“V60/70マイクロプロセッサと高信頼化システム”,情報処理学会論文誌,1989年1月,第30巻,第1号,p.58−71
真島俊明、外1名,”デュアル構成密結合マルチプロセッサ”,電子情報通信学会誌,1990年11月,第73巻,第11号,p.1179−1184
Attorney, Agent or Firm:
Yoshiaki Numagata (1 person outside)