Login| Sign Up| Help| Contact|

Patent Searching and Data


Title:
DYNAMIC-TYPE PARALLEL ANALOG-DIGITAL CONVERTER
Document Type and Number:
WIPO Patent Application WO/2010/074601
Kind Code:
A1
Abstract:
Dynamic-type parallel analog-digital converters relate to the field of electronic radio technology associated with the digital processing of analog signals. Two variants of dynamic formation of an output code are employed in converters, making it possible to limit the number of comparators by the number of bits of an output binary code. In the first variant in the converters an input voltage is compared in comparators, connected in parallel, to a dynamic system of reference voltages that track the state of the digital outputs of the device. In the second conversion variant a constant reference voltage applied to similar inputs of a group of comparators is compared to the voltages being converted, which are obtained by linear conversions of the input voltage by the output binary code.

Inventors:
KORKIN VYACHESLAV VASILEVICH (RU)
ANDREEVA OLGA VYACHESLAVOVNA (RU)
Application Number:
PCT/RU2009/000633
Publication Date:
July 01, 2010
Filing Date:
November 19, 2009
Export Citation:
Click for automatic bibliography generation   Help
Assignee:
KORKIN VYACHESLAV VASIL EVICH (RU)
ANDREEVA OL GA VYACHESLAVOVNA (RU)
International Classes:
H03M1/36
Foreign References:
SU1481883A11989-05-23
RU2204884C12003-05-20
SU1332533A11987-08-23
SU769731A11980-10-07
US5959855A1999-09-28
Attorney, Agent or Firm:
KORKIN, VYACHESLAV VASIL'EVICH (RU)
КОРКИН, Вячеслав Васильевич (RU)
Download PDF:
Claims:
Формула

1. Параллельный аналого-цифровой преобразователь динамического типа, содержащий источник опорного напряжения и группу компараторов, количество п которых равно разрядности двоичного кода, представляющего преобразуемое аналоговое напряжение в цифровом виде, упорядоченных по порядку номеров разрядов двоичного кода так, что некоторый к-ый компаратор формирует A:-ый разряд выходного кода, первые одноименные входы компараторов соединены и на них подается напряжение входного сигнала, отличающийся тем, что устройство содержит группу цифро-аналоговых преобразователей, количество которых равно количеству компараторов, опорные входы которых соединяются с источником опорного напряжения; выход первого цифро-аналогового преобразователя подключается ко второму входу компаратора младшего разряда, а выход каждого последующего цифро-аналогового преобразователя подключается ко второму входу компаратора вышеследующего разряда; количество входов цифро-аналогового преобразователя, подключенного к компаратору с к-ым порядковым номером, равно разности между количеством разрядов преобразователя и порядковым номером компаратора; цифровой вход старшего разряда цифро-аналогового преобразователя с A:-ым порядковым номером соединяется с выходом компаратора старшего разряда, каждый последующий вход к-ото цифро-аналогового преобразователя соединяется с выходом последующего компаратора, а цифровые входы младших значащих разрядов цифро- аналоговых преобразователей соединяются и на них подается значение логической единицы, цифро-аналоговый преобразователь компаратора старшего разряда является делителем на два опорного напряжения.

2. Параллельный аналого-цифровой преобразователь динамического типа, содержащий источник опорного напряжения и группу компараторов, количество п которых равно разрядности двоичного кода, представляющего преобразуемое аналоговое напряжение в цифровом виде, упорядоченных по порядку номеров разрядов двоичного кода так, что некоторый A>ый компаратор формирует А-ый разряд выходного кода; одноименные входы компараторов соединены и на них подается напряжение входного сигнала, отличающийся тем, что ко вторым входам компараторов подключены выходы резистивных матриц, которые формируют опорные напряжения компараторов; количество входов ре- зистивной матрицы, подключенной к компаратору с &-ым порядковым номером, равно разности между количеством разрядов преобразователя и порядковым номером компаратора; входы резистивных матриц упорядочиваются по возрастанию весовых коэффи- циентов деления входных напряжений; преобразователь содержит двухтактные электронные ключи, количество которых на единицу меньше количества компараторов, одноименные входы ключей подключаются к общей нулевой точке, вторые входы ключей подключаются к источнику опорного напряжения, цепь управления первого ключа подключается к выходу компаратора старшего разряда, а цепь управления каждого последующего ключа подключается к выходу компаратора последующего разряда; к выходу электронного ключа, управляемого компаратором старшего разряда, подключаются входы резистивных матриц старших весовых коэффициентов, к выходу каждого последующего электронного ключа, подключаются последующие входы каждой матрицы, в соответствии с уменьшением их весовых коэффициентов; входы матриц с наименьшими весовыми коэффициентами и вход резистивной матрицы компаратора старшего разряда, являющейся делителем на два опорного напряжения, подключаются к источнику опорного напряжения.

3. Параллельный аналого-цифровой преобразователь динамического типа, содержащий источник опорного напряжения и группу компараторов, количество п которых равно разрядности двоичного кода, представляющего преобразуемое аналоговое напряжение в цифровом виде, упорядоченных по порядку номеров разрядов двоичного кода так, что некоторый A>ый компаратор формирует к-ый разряд выходного кода; одноименные входы компараторов соединены и на них подается напряжение входного сигнала, отличающийся тем, что преобразователь содержит группу двухтактных электронных ключей, количество которых на единицу меньше количества компараторов; первые одноименные входы ключей подключаются к общей нулевой точке; вторые входы ключей подключаются к источнику опорного напряжения, цепь управления первого ключа подключается к выходу компаратора старшего разряда, а цепь управления каждого последующего ключа подключается к выходу компаратора последующего разряда; к выходу каждого электронного ключа подключается первый вход управления группы источников токов управляемых напряжением, второй вход которой соединяется с общей нулевой точкой; количество источников токов в группе равно разрядности к-τо компаратора, управляющего ключом данной группы источников, а их токи имеют одинаковое двоично-взвешенное значение, пропорциональное разряду к-τо компаратора; второй вход компаратора старшего значащего разряда соединяется с выходом делителя на два напряжения, вход которого подключается к источнику опорного напряжения; второй вход каждого последующего A:-гo компаратора образует узел суммирования токов, к которому подключаются первыми выводами по одному источнику тока из каждой группы управ- ляемых напряжением источников токов, имеющих разряд выше разряда данного компаратора, суммирующий резистор, на котором выделяется опорное напряжение компаратора, и источник начального тока, взвешенное значение которого пропорционально разряду данного компаратора, вторые выводы которых соединяются с общей нулевой точкой.

4 Параллельный аналого-цифровой преобразователь динамического типа, содержащий источник опорного напряжения и группу компараторов, количество п которых равно разрядности двоичного кода, представляющего преобразуемое аналоговое напряжение в цифровом виде, упорядоченных по порядку номеров разрядов двоичного кода так, что некоторый A:-ый компаратор формирует A:-ый разряд выходного кода; одноименные входы компараторов соединены и на них подается напряжение входного сигнала, отличающийся тем, что преобразователь содержит блок источников напряжений, количество которых в блоке равно количеству компараторов и на выходах которых из опорного напряжения формируется последовательность двоично-взвешенных напряжений, упорядоченная по порядку понижения разряда напряжения так, что каждое последующее напряжение меньше предыдущего в два раза, а напряжение старшего разряда рано половине опорного напряжения; содержит двухтактные электронные ключи, количество которых на единицу меньше количества компараторов; одноименные входы ключей подключаются к общей нулевой точке, вторые входы ключей подключаются к выходам блока источников напряжения так, что первый ключ подключается к выходу старшего разряда, а второй вход каждого последующего ключа к последующему выходу блока источников; цепь управления первого ключа подключается к выходу компаратора старшего разряда, а цепь управления каждого последующего ключа подключается к выходу компаратора последующего разряда; содержит группу сумматоров напряжений, количество которых на единицу меньше количества компараторов, выход первого сумматора подключается ко второму входу компаратора младшего разряда, а выход каждого последующего сумматора подключается ко второму входу компаратора выщеследующего разряда, количество входов сумматора, подключенного к компаратору с A>ым порядковым номером, равно разности между количеством разрядов преобразователя и порядковым номером компаратора; первый вход сумматора с к-ыи порядковым номером соединяется с выходным контактом первого ключа, каждый последующий вход к-ого сумматора соединяется с выходом последующего ключа, а последний вход k-ого сумматора подключается к выходу блока источников напряжений с к-ым порядковым номером; второй вход компаратора старшего разряда подключается к выходу старшего разряда блока источников напряжений.

5. Параллельный аналого-цифровой преобразователь динамического типа, содержащий группу компараторов, количество п которых равно разрядности двоичного кода, представляющего преобразуемое аналоговое напряжение в цифровом виде, упорядоченных по порядку номеров разрядов двоичного кода так, что некоторый A:-ый компаратор формирует A>ый разряд выходного кода; к первому входу компаратора старшего разряда подключен источник входного напряжения, а к первому входу каждого к-τо компаратора подключен выход матрицы двоично-взвешенных резисторов, количество ветвей в которой для &-гo компаратора равно разности между количеством разрядов преобразователя и порядковым номером компаратора; ветви каждой матрицы упорядочиваются по возрастанию сопротивлений резисторов так, что каждый последующий резистор в два раза больше предыдущего, к базовому резистору матрицы, имеющему наименьшее сопротивление, подключен источник входного сигнала, отличающийся тем, что преобразователь содержит источник опорного напряжения и группу двухтактных электронных ключей, количество которых на единицу меньше количества компараторов, одноименные входы ключей подключаются к общей нулевой точке, вторые входы ключей подключаются к источнику опорного напряжения; к выходу каждого компаратора, кроме компаратора младшего значащего разряда, подключается цепь управления двухтактным электронным ключом, к выходу электронного ключа, управляемого компаратором старшего разряда, подключаются резисторы двоично-взвешенных цепей, сопротивления которых в два раза больше сопротивлений базовых резисторов этих цепей, к выходу каждого электронного ключа, управляемого компаратором последующего разряда, подключаются последующие резисторы каждой матрицы, в соответствии с увеличением их сопротивления, вторые входы компараторов соединяются и на них подается, через делитель, напряжение равное половине опорного напряжения.

Description:
Параллельный аналого-цифровой преобразователь динамического типа.

Изобретение относится к области электрорадиотехники связанной с цифровой обработкой аналоговых сигналов.

При параллельном аналого-цифровом преобразовании [1] входное напряжение подается на одноименные входы группы компараторов и приводится к унитарному коду одновременным сравнением с N эквидистантными опорными напряжениями, подаваемыми на вторые входы компараторов. В зависимости от текущего значения входного напряжения на шкале уровней квантования определяется состояние выходов компараторов, которое преобразуется логической схемой в п-разрядный двоичный код. Отличительной особенностью данного способа является то, что набор уровней квантования, создаваемый обычно резистивным делителем, является статическим, а разрядность п выходного двоичного кода связана с количеством уровней квантования соотношением N = T - I. Поскольку точность преобразования зависит от количества опорных уровней, разбивающих диапазон изменения входного напряжения, и, следовательно, от количества компараторов, то при обеспечении достаточного качества аппаратурные затраты преобразования велики.

Известен аналого-цифровой преобразователь [2], в котором входное напряжение непосредственно представляется на выходах инверторов в параллельном двоичном коде, а количество инверторов п равно разрядности двоичного кода. Инверторы осуществляют сравнение анализируемого напряжения с порогом срабатывания, равным половине напряжения питания. Анализируемое напряжение для некоторого выбранного инвертора формируется из входного напряжения с помощью матрицы двоично-взвешенных резисторов, входы которой подключаются к выходам соответствующих инверторов, имеющих разрядность выше разрядности выбранного компаратора. Эти напряжения, подаваемые на входы инверторов, являются динамически изменяющимися смещениями входного сигнала, зависящими от состояний цифровых выходов преобразователя. Количество квантованных смещений для всего диапазона изменения входного сигнала равно N = 2" - 1. Эти признаки позволяют отнести данное устройство к параллельным аналого- цифровым преобразователям, в которых осуществляется динамическое квантование входного сигнала. Недостатком этого устройства является привязка опорного напряжения к напряжению питания устройства, а также определенные требования к свойствам инверторов. Целью изобретения является уменьшение аппаратурных затрат в параллельных статических АЦП путем осуществления динамического квантования опорных уровней, а также возможность регулирования диапазона изменения входного сигнала в параллельных АЦП с динамическим смещением входного сигнала.

Технический результат достигается тем, что в параллельный аналого-цифровой преобразователь, содержащий источник опорного напряжения и группу компараторов, количество которых п равно разрядности двоичного кода, представляющего преобразуемое аналоговое напряжение в цифровом виде, упорядоченных по порядку номеров разрядов двоичного кода так, что некоторый λ>ый компаратор создает A:-ый разряд выходного кода, первые одноименные входы компараторов соединены и на них подается напряжение входного сигнала, вводится группа цифро-аналоговых преобразователей, количество которых равно количеству компараторов, опорные входы которых соединяются с источником опорного напряжения; выход первого цифро-аналогового преобразователя подключается ко второму входу компаратора младшего разряда, а выход каждого последующего цифро-аналогового преобразователя подключается ко второму входу компаратора вышеследующего разряда; количество входов цифро-аналогового преобразователя, подключенного к компаратору с к-ым порядковым номером, равно разности между количеством разрядов преобразователя и порядковым номером компаратора; цифровой вход старшего разряда цифро-аналогового преобразователя с к-ым порядковым номером соединяется с выходом компаратора старшего разряда, каждый последующий вход A>oгo цифро-аналогового преобразователя соединяется с выходом последующего компаратора, а цифровые входы младших значащих разрядов цифро- аналоговых преобразователей соединяются и на них подается значение логической единицы, цифро-аналоговый преобразователь компаратора старшего разряда вырождается в делитель опорного напряжения с коэффициентом деления на два.

Технический результат достигается тем, что параллельный аналого-цифровой преобразователь динамического типа, содержащий источник опорного напряжения и группу компараторов, количество п которых равно разрядности двоичного кода, представляющего преобразуемое аналоговое напряжение в цифровом виде, упорядоченных по порядку номеров разрядов двоичного кода так, что некоторый A>ый компаратор формирует к-ый разряд выходного кода; одноименные входы компараторов соединены и на них подается напряжение входного сигнала, содержит резистивные матрицы, формирующие опорные напряжения компараторов, выходы которых подключены ко вторым входам компараторов; количество входов резистивной матрицы, подключенной к ком- паратору с A>ым порядковым номером, равно разности между количеством разрядов преобразователя и порядковым номером компаратора; входы резистивных матриц упорядочиваются по возрастанию весовых коэффициентов деления входных напряжений; преобразователь содержит двухтактные электронные ключи, количество которых на единицу меньше количества компараторов, одноименные входы ключей подключаются к общей нулевой точке, вторые входы ключей подключаются к источнику опорного напряжения, цепь управления первого ключа подключается к выходу компаратора старшего разряда, а цепь управления каждого последующего ключа подключается к выходу компаратора последующего разряда; к выходу электронного ключа, управляемого компаратором старшего разряда, подключаются входы резистивных матриц старших весовых коэффициентов, к выходу каждого последующего электронного ключа, подключаются последующие входы каждой матрицы, в соответствии с уменьшением их весовых коэффициентов; входы матриц с наименьшими весовыми коэффициентами и вход рези- стивной матрицы компаратора старшего разряда, являющейся делителем на два опорного напряжения, подключаются к источнику опорного напряжения.

Технический результат достигается тем, что параллельный аналого-цифровой преобразователь динамического типа, содержащий источник опорного напряжения и группу компараторов, количество п которых равно разрядности двоичного кода, представляющего преобразуемое аналоговое напряжение в цифровом виде, упорядоченных по порядку номеров разрядов двоичного кода так, что некоторый к-ый компаратор формирует &-ый разряд выходного кода; одноименные входы компараторов соединены и на них подается напряжение входного сигнала, содержит группу двухтактных электронных ключей, количество которых на единицу меньше количества компараторов; первые одноименные входы ключей подключаются к общей нулевой точке; вторые входы ключей подключаются к источнику опорного напряжения, цепь управления первого ключа подключается к выходу компаратора старшего разряда, а цепь управления каждого последующего ключа подключается к выходу компаратора последующего разряда; к выходу каждого электронного ключа подключается первый вход управления группы источников токов управляемых напряжением, второй вход которой соединяется с общей нулевой точкой; количество источников токов в группе равно разрядности A>гo компаратора, управляющего ключом данной группы источников, а их токи имеют одинаковое двоично-взвешенное значение, пропорциональное разряду к-vо компаратора; второй вход компаратора старшего значащего разряда соединяется с выходом делителя на два опорного напряжения преобразователя; второй вход каждого последующего A>гo ком- паратора образует узел суммирования токов, к которому подключаются первыми выводами по одному источнику тока из каждой группы управляемых напряжением источников токов, имеющих разряд выше разряда данного компаратора, суммирующий резистор, на котором выделяется опорное напряжение компаратора, и источник начального тока управляемый напряжением, взвешенное значение которого пропорционально разряду данного компаратора, вторые выводы которых соединяются с общей нулевой точкой.

Технический результат достигается тем, что параллельный аналого-цифровой преобразователь, включающий источник опорного напряжения и группу компараторов, количество которых равно разрядности п двоичного кода, представляющего преобразуемое аналоговое напряжение в цифровом виде, упорядоченных по порядку номеров разрядов двоичного кода так, что некоторый A:-ый компаратор формирует к-ый разряд выходного кода, одноименные входы компараторов соединены и на них подается напряжение входного сигнала, содержит блок источников напряжений, количество которых в блоке равно количеству компараторов и на выходах которых из опорного напряжения формируется последовательность двоично-взвешенных напряжений, упорядоченная по порядку понижения разряда напряжения так, что каждое последующее напряжение меньше предыдущего в два раза, а напряжение старшего разряда рано половине опорного напряжения; содержит двухтактные электронные ключи, количество которых на единицу меньше количества компараторов; одноименные входы ключей подключаются к общей нулевой точке, вторые входы ключей подключаются к выходам блока источников напряжения так, что вход первого ключа подключается к выходу старшего разряда, а второй вход каждого последующего ключа к последующему выходу блока источников; цепь управления первого ключа подключается к выходу компаратора старшего разряда, а цепь управления каждого последующего ключа подключается к выходу компаратора последующего разряда; содержит группу сумматоров напряжений, количество которых на единицу меньше количества компараторов, выход первого сумматора подключается ко второму входу компаратора младшего разряда, а выход каждого последующего сумматора подключается ко второму входу компаратора вышеследующего разряда, количество входов сумматора, подключенного к компаратору с A:-ым порядковым номером, равно разности между количеством разрядов преобразователя и порядковым номером компаратора; первый вход сумматора с A:-ым порядковым номером соединяется с выходным контактом первого ключа, каждый последующий вход к-ого сумматора соединяется с выходом последующего ключа, а последний вход к-ого сумматора подключается к выходу блока источников напряжений с к-ым порядковым номером; второй вход компаратора старшего разряда подключается к выходу старшего разряда блока источников напряжений.

Технический результат достигается тем, что аналого-цифровой преобразователь, содержащий группу компараторов, количество которых равно разрядности п двоичного кода, представляющего преобразуемое аналоговое напряжение в цифровом виде, упорядоченных по порядку номеров разрядов двоичного кода так, что некоторый A;-ый компаратор создает A>ый разряд выходного кода; к первому входу компаратора старшего разряда подключен источник входного напряжения, а к первому входу каждого A:-гo компаратора подключен выход матрицы двоично-взвешенных резисторов, количество ветвей в которой для к-го компаратора равно разности между количеством разрядов преобразователя и порядковым номером компаратора; ветви каждой матрицы упорядочиваются по возрастанию сопротивлений резисторов так, что- каждый последующий резистор в два раза больше предыдущего, к базовому резистору матрицы, имеющему наименьшее сопротивление, подключен источник входного сигнала, дополняется источником опорного напряжения и группой двухтактных электронных ключей, количество которых на единицу меньше количества компараторов, одноименные входы ключей подключаются к общей нулевой точке, вторые входы ключей подключаются к источнику опорного напряжения; к выходу каждого компаратора, кроме компаратора младшего значащего разряда, подключается цепь управления двухтактным электронным ключом, к выходу электронного ключа, управляемого компаратором старшего разряда, подключаются резисторы двоично-взвешенных цепей, сопротивления которых в два раза больше сопротивлений базовых резисторов этих цепей, к выходу каждого электронного ключа, управляемого компаратором последующего разряда, подключаются последующие резисторы каждой матрицы, в соответствии с увеличением их сопротивления, вторые входы компараторов соединяются и на них подается через делитель напряжение равное половине опорного напряжения.

На чертеже фиг.1 представлена принципиальная электрическая схема параллельного аналого-цифрового преобразователя с динамическим квантованием и прямым двоичным кодом на выходе. Преобразователь содержит источник опорного напряжения 1, цифро-аналоговые преобразователи (ЦАП) 2, 3, 4, 5, 6 и компараторы 7, 8, 9,10, 1 1.

На чертеже фиг.2 представлена принципиальная электрическая схема параллельного аналого-цифрового преобразователя с динамическим квантованием и обратным двоичным кодом на выходе. Преобразователь содержит источник опорного напряжения 1, цифро-аналоговые преобразователи (ЦАП) 2, 3, 4, 5, 6 и компараторы 7, 8, 9,10, 11.

На чертеже фиг.З приведена временная диаграмма движения уровней квантования на компараторах при треугольном входном напряжении для 4-х разрядного параллельного АЦП с динамическим квантованием и прямым двоичным кодом на выходе.

На чертеже фиг.4 представлена принципиальная электрическая схема параллельного аналого-цифрового преобразователя динамического типа на резистивных матрицах и прямым двоичным кодом на выходе. Преобразователь содержит источник опорного напряжения I 5 электронные двухпозиционные ключи 2, 3, 4, 5, резистивные матрицы 6, 7, 8, 9,10, компараторы 11, 12, 13, 14, 15.

На чертеже фиг.5 представлена принципиальная электрическая схема параллельного аналого-цифрового преобразователя динамического типа на резистивных матрицах и обратным двоичным кодом на выходе. Преобразователь содержит источник опорного напряжения 1, электронные двухпозиционные ключи 2, 3, 4, 5, резистивные матрицы 6, 7, 8, 9,Ю, компараторы 1 1, 12, 13, 14, 15.

На чертеже фиг.6 представлена принципиальная электрическая схема параллельного аналого-цифрового преобразователя динамического типа на источниках тока и прямым двоичным кодом на выходе. Преобразователь содержит источник опорного напряжения 1, делитель напряжения 2, электронные двухпозиционные ключи 3, 4, 5, 6, коммутируемые источники тока управляемые напряжением 7, 8, 9,10, источники начального тока управляемые напряжением 11, 12, 13, 14, суммирующие резисторы 15, 16, 17, 18 и компараторы 19, 20, 21, 22, 23.

На чертеже фиг.7 представлена принципиальная электрическая схема параллельного аналого-цифрового преобразователя динамического типа на источниках тока и обратным двоичным кодом на выходе. Преобразователь содержит источник опорного напряжения 1, делитель напряжения 2, электронные двухпозиционные ключи 3, 4, 5, 6, коммутируемые источники тока управляемые напряжением 7, 8, 9,10, источники начального тока управляемые напряжением 11, 12, 13, 14, суммирующие резисторы 15, 16, 17, 18 и компараторы 19, 20, 21, 22, 23.

На чертеже фиг.8 представлена принципиальная электрическая схема параллельного аналого-цифрового преобразователя динамического типа с прямым двоичным кодом на выходе. Преобразователь содержит источник опорного напряжения 1, блок источников двоично-взвешенных напряжений 2, электронные двухпозиционные ключи 3, 4, 5, 6, сумматоры напряжений 7, 8, 9,10, компараторы 1 1, 12, 13, 14, 15.

На чертеже фиг.9 представлена принципиальная электрическая схема параллель- ного аналого-цифрового преобразователя динамического типа с обратным двоичным кодом на выходе. Преобразователь содержит источник опорного напряжения 1 , блок источников двоично-взвешенных напряжений 2, электронные двухпозиционные ключи 3, 4, 5, 6, сумматоры напряжений 7, 8, 9,10, компараторы 11, 12, 13, 14, 15.

На чертеже фиг.10 представлена принципиальная электрическая схема параллельного аналого-цифрового преобразователя с динамическим смещением и обратным двоичным кодом на выходе. Преобразователь содержит источник опорного напряжения 1, делитель напряжения 2, электронные двухпозиционные ключи 3, 4, 5, 6, матрицы двоично-взвешенных резисторов 7, 8, 9,10, компараторы 11, 12, 13, 14, 15.

На чертеже фиг.11 представлена принципиальная электрическая схема параллельного аналого-цифрового преобразователя с динамическим смещением и прямым двоичным кодом на выходе. Преобразователь содержит источник опорного напряжения 1, делитель напряжения 2, электронные двухпозиционные ключи 3, 4, 5, 6, матрицы двоично-взвешенных резисторов 7, 8, 9,10, компараторы 1 1, 12, 13, 14, 15.

На чертеже фиг.12 приведена временная диаграмма движения смещений преобразуемого напряжения и значений цифровых выходов компараторов при пилообразном входном напряжении для параллельного 4-х разрядного АЦП с динамическим квантованием и прямым двоичным кодом на выходе.

Принцип работы параллельных АЦП динамического типа с ^-разрядным двоичным кодированием, представленных на чертежах фиг.l и фиг.2, основан на одновременном сравнении напряжения входного сигнала с п опорными уровнями, формируемыми динамическим квантованием. Количество компараторов, составляющих параллельный АЦП динамического типа, равно разрядности выходного двоичного кода. Одноименные входы компараторов 7, 8, 9, 10, 1 1 объединяются и на них подается аналоговое преобразуемое напряжение U x . Компараторы ранжируются по порядку номеров двоичного кода так, что каждый компаратор представляет определенный разряд двоичного кода. Напряжение опорного уровня для каждого компаратора создается привязанным к нему параллельным цифро-аналоговым преобразователем 2, 3, 4, 5, 6 и подается на второй вход компаратора. Общее количество участков квантования, ограниченных опорными уровнями, при п-разрядном двоичном кодировании составляет величину N = 2" - 1 . Для текущего значения преобразуемого входного напряжения создается текущая совокупность из п опорных уровней, обеспечивающая последовательное прохождение участков квантования в соответствии с законом изменения аналоговой переменной. В исходном состоянии устанавливается структура начальных опорных уровней. Напряжение начально- го опорного уровня для компаратора k-го разряда задается равным

U - ^- - ^--2* - 2 k -U - 2 k -h где U o , o - напряжение начального опорного уровня компаратора нулевого младшего значащего разряда (МЗР), задающее шаг квантования h= Uo , o = ΔU преобразователя; к = 0, 1,.., п-1 - порядковый номер разряда двоичного кода и отражающего его компаратора

Индекс напряжения Ui 4 является двухсоставным. Первое число индекса обозначает порядковый номер компаратора, второе - порядковый номер участка квантования из множества N или порядковый номер опорного уровня, который является нижней границей рассматриваемого участка. Напряжение U( п . \ ) о начального опорного уровня компаратора старшего значащего разряда (СЗР) равно половине опорного напряжения преобразователя. В процессе преобразования опорный уровень k-го компаратора зависит непосредственно от значения двоичного кoдa x, 7-/ ..x /t ..x / Xo на выходе АЦП, который представляет номер текущего участка квантования j в унитарной форме:

vл-l . + X 1 2 1 + x Q -T = V :

Ar=O где X k =O или 1 - логическое состояние выхода компаратора k-го разряда. Для обеспечения квантованными опорными уровнями заданной траектории движения входной аналоговой переменной необходимо выполнение алгоритма формирования опорных уровней, заключающегося в том, что при прохождении аналоговой переменной опорного уровня (пробое опорного уровня) k-го компаратора и связанного с этим изменением его выхода, опорные уровни компараторов, имеющих разрядность ниже к, должны измениться на величину начального опорного напряжения k-го компаратора, или увеличиться, если состояние выхода приобретает высокий уровень, или уменьшиться, в противном случае. При расположении мгновенного значения входного напряжения U x вj-ом интервале распределение опорных уровней компараторов определяется из выражения:

uь., = u kfi + ∑x я -2" -ΔC/ = (2* + ∑x,,, -2'" γAU (1) m=к + \ т≡к + l

Описанный алгоритм обеспечивает группа параллельных цифро-аналоговых преобразователей таким образом, что любой j-ый интервал, в котором находится входная переменная, всегда ограничен снизу и сверху опорными уровнями. Диапазон изменения входного сигнала задается источником опорного напряжения 1 , которое подается на опорные входы цифро-аналоговых преобразователей. Количество цифровых входов ЦАП, присоединенного к компаратору k-го разряда, равно разности между количеством разрядов и порядковым номером компаратора На цифровые входы МЗР ЦАП подается значение логической единицы и этим обеспечивается установка начальных опорных уровней на компараторах. Цифро-аналоговый преобразователь компаратора старшего разряда имеет один цифровой вход и вырождается в делитель опорного напряжения с коэффициентом деления на 2. АЦП чертеж фиг.l выводит цифровое представление аналогового напряжения в прямом двоичном коде. Входной сигнал подается на не инвертирующие входы компараторов, а опорные уровни на инвертирующие. Обратный двоичный код формирует АЦП чертеж фиг.2, в котором входное напряжение подается на инвертирующие входы, а напряжения опорных уровней на неинвертирую щие. В этом случае логические входы цифро-аналоговых преобразователей являются инверсными.

На чертеже фиг.З приведена временная диаграмма движения опорных уровней и значений цифровых выходов компараторов для 4-х разрядного параллельного АЦП с динамическим квантованием при пилообразном линейно-изменяющемся входном напряжении.

Параллельные аналого-цифровые преобразователи динамического типа с прямым кодом на выходе чертеж фиг.4 и обратным кодом на выходе чертеж фиг.5 работают по тому же принципу, что и устройства представленные на чертежах фиг. l и фиг.2. Количество компараторов АЦП равно разрядности выходного двоичного кода. Одноименные входы компараторов 11, 12, 13, 14, 15 объединяются и на них подается аналоговое преобразуемое напряжение U x . Компараторы ранжируются по порядку номеров двоичного кода так, что каждый компаратор представляет определенный разряд двоичного кода. Напряжение опорного уровня для каждого компаратора создается привязанной к нему резистивной матрицей 6, 7, 8, 9, 10 и подается на второй вход компаратора. Резистивные матрицы RM представляют собой известные компоненты цифро-аналоговых преобразователей, которые строятся в инверсном включении или на цепях двоично-взвешенных резисторов, или делителях постоянного импеданса типа R-2R. Количество разрядных входов матрицы, присоединенной к компаратору k-го разряда, равно (п-к). Входы МЗР матриц непосредственно подключаются к источнику опорного напряжения 1 , этим обеспечивается установка начальных опорных уровней компараторов. Матрица компаратора старшего разряда имеет один вход и вырождается в делитель опорного напряжения с коэффициентом деления на 2. Коммутации входов матриц осуществляются общими последовательно-параллельными электронными ключами 2, 3, 4, 5, обеспечивающи- ми подключение своих выходов либо к источнику опорного напряжения 1 , либо к общей нулевой точке. Цепь управления каждого ключа соединяется с выходом компаратора определенного разряда, значение которого выше младшего значащего разряда. Соответственно этим соединениям выходы ключей образуют шины разрядов 1, , к, ,п-l, к которым подключаются входы резистивных матриц соответствующих разрядов. АЦП чертеж фиг.4 создает на выходе число в прямом двоичном коде. Входной сигнал подается на не инвертирующие входы компараторов, а опорные уровни на инвертирующие. Обратный двоичный код формирует АЦП чертеж фиг.5, в котором входное напряжение подается на инвертирующие входы, напряжения опорных уровней на неинвертирующие, а управление электронными ключами осуществляется в инверсном режиме. Такая конфигурация устройств позволяет уменьшить количество коммутирующих элементов по сравнению с устройствами фиг.l и фиг.2 в том случае, если цифро-аналоговые преобразователи последних исполняются на тех же резистивных матрицах.

Аналого-цифровые преобразователи динамического типа представляют цифровой эквивалент входного напряжения прямым двоичным кодом чертеж фиг.6 или обратным двоичным кодом чертеж фиг.7. АЦП работают по тому же принципу, что и устройства представленные на чертежах фиг 1 и фиг 2 Рассматриваемые параллельные динамические АЦП используют общие переключатели токов для входящих в их состав поразрядных ЦАП на источниках тока (ИТ). Количество компараторов АЦП равно разрядности выходного двоичного кода. Одноименные входы компараторов 19, 20, 21, 22, 23 объединяются и на них подается аналоговое входное напряжение U x Уровни опорных напряжений подаются на вторые входы компараторов. Опорный уровень U п . / = i U re /2 компаратора старшего разряда 19 подается через делитель напряжения 2 от опорного источника 1. Опорные уровни UQ, , Uk, , U п . 2 на вторых входах остальных компараторов формируются как падение напряжения на суммирующих резисторах 15, 16, 17, 18 при протекании токов от источников токов управляемых напряжением (ИТУН) U re /, разбитых на две группы. Источники тока 7, 8, 9, 10 представляют группу коммутируемых источников, а источники начальных токов 1 1, 12, 13, 14 группу постоянных источников тока, обеспечивающих уровни начальных опорных напряжений на компараторах. Источники каждой группы привязаны к определенным компараторам Привязка ИТ коммутируемой группы к компаратору осуществляется по цепи управления ключа, коммутирующего напряжение на входе ИТУН. Источники начального тока непосредственно подключаются к одному из входов компаратора, который и задает их порядковый номер. Коэффициент передачи k-го ИТУН из динамической группы обозначим как gu, а из ста- тической группы - g kC - Коэффициентами передачи источников токов управляемых напряжением, величины которых зависят от разряда источника тока, обеспечивают двоично-взвешенные токи источников: g п- o к

Ток, протекающий через суммирующее сопротивление k-го компаратора равен:

h

Формула отражает тот факт, что через суммирующее сопротивление к-то компаратора протекают токи ИТУН динамической группы, управляемые цифрами x m выходного кода, разряд которых т больше к . Уровень опорного напряжения на входе k-го компаратора, следовательно, равен:

TI - T -В - Чl±l±3-{ l k -I- V r •?"' I

Z V m=k+\ J

При выполнении условия go R=l, распределение опорных уровней на компараторах совпадает с распределением в устройствах чертежи фиг. l и фиг.2, рассчитываемым по формуле (1). АЦП чертеж фиг.6 формирует на выходе число в прямом двоичном коде. Входной сигнал подается на неинвертирующие входы компараторов, а опорные уровни на инвертирующие. Обратный двоичный код создает АЦП чертеж фиг.7, в котором входное напряжение подается на инвертирующие входы, напряжения опорных уровней на неинвертирующие, управление электронными ключами осуществляется в инверсном режиме.

В аналого-цифровых преобразователях динамического типа чертежи фиг.8 и фиг.9 используется п-разрядная линейка источников двоично-взвешенных напряжений, из которой создаются уровни следящих опорных напряжений на параллельно включенных относительно входного сигнала компараторах. Количество компараторов в АЦП равно разрядности выходного двоичного кода. Одноименные входы компараторов 1 1 , 12, 13, 14, 15 объединяются и на них подается аналоговое входное напряжение U x . Напряжение опорного уровня для каждого компаратора создается привязанным к нему сумматором напряжений 7, 8, 9, 10 и подается на второй вход компаратора. Сумматоры формируют опорные напряжения компараторов сложением напряжений от блока источников двоично-взвешенных напряжений 2, который является п-ступенчатым делителем опорного напряжения U re / устройства. Напряжение на произвольном k-ом выходе блока источников 2 составляет величину E - ^L.

где к принимает значения из ряда 0, 1, ..., n-1. Количество входов сумматора произвольного к-τо разряда равно разности между количеством разрядов п и порядковым номером сумматора к. На один из равнозначных входов сумматора A>гo разряда подается напряжение с к-τо выхода блока источников 2, обеспечивающее начальное опорное напряжение к-τо компаратора. Остальные входы этого сумматора подключаются через коммутирующие двухпозиционные ключи или к выходам блока источников, разряды которых больше к, или к общей нулевой точке, в зависимости от логических состояний выходов компараторов. Величина опорного напряжения на входе k-го компаратора равна:

На опорный вход компаратора старшего значащего разряда непосредственно подается напряжение равное половине напряжения опорного источника 1. АЦП чертеж фиг.8 формирует на выходе число в прямом двоичном коде. Входной сигнал подается на неин- вертирующие входы компараторов, а опорные уровни на инвертирующие. Обратный двоичный код создает АЦП чертеж фиг.9, в котором входное напряжение подается на инвертирующие входы, напряжения опорных уровней на неинвертирующие, а управление электронными ключами осуществляется в инверсном режиме.

Принцип работы параллельных АЦП динамического типа с п-разрядным двоичным кодированием, представленных на чертежах фиг.10 и фиг.l l, основан на одновременном сравнении динамически изменяющихся квантованных смещений напряжения входного сигнала с напряжением равным половине напряжения опорного источника. Количество компараторов, составляющих параллельный АЦП динамического типа, равно разрядности выходного двоичного кода. Одноименные входы компараторов 1 1 , 12, 13, 14, 15 объединяются и на них подается напряжение через делитель напряжения 2 от источника опорного напряжения 1. Компараторы ранжируются по порядку номеров двоичного кода так, что каждый компаратор представляет определенный разряд двоичного кода. Анализируемые напряжения, являющиеся смещениями входного сигнала U x , формируются матрицами двоично-взвешенных резисторов 7, 8, 9, 10 и подаются на вторые сигнальные входы компараторов. Количество цифровых входов матрицы k-го разряда равно разности между порядковым номером СЗР (n-1) и порядковым номером матрицы к. Общее количество квантованных смещений входного сигнала во всем диапазоне его изменения при ^-разрядном двоичном кодировании составляет величину N = 2" - 1 . Для текущего значения преобразуемого входного напряжения на сигнальных входах компараторов составляется текущая совокупность из п анализируемых напряжений, которые являются линейными преобразованиями входного напряжения на матрицах двоично-взвешенных резисторов. Структуры матриц, т.е. соединение их резисторов с полюсами источника опорного напряжения, задаются в текущий момент двоичным числом на выходе преобразователя. Смещение входного напряжения на входе компаратора к-го разряда осуществляется теми разрядами выходного кода, значение которых больше разряда k. Величина анализируемого напряжения на сигнальном входе A:-гo компаратора определяется из выражения: n-1

V-U x + U reJ - ∑x Г 2' T -U x + U rcГ Xl -2' 2 "- ] -U x + ^ V n , -лX k ,

U 1 = ι=k+\ ι=k + \

2" + ∑2' . ι=k+\ где U x - входное напряжение; ^/-напряжение опорного источника; х, - двоичная цифра z-го разряда числа, управляющего матрицей к-го компаратора; Xk - унитарная (десятичная) форма числа, управляющего матрицей &-гo компаратора; i - индекс перечисления разрядов, подключенных к цифровым входам (ключам) матриц &-гo компаратора.

АЦП чертеж фиг.10 создает цифровое представление аналогового напряжения в обратном двоичном коде. Модифицированные напряжения входного сигнала подаются на инвертирующие входы компараторов, а уровень опорного напряжения - на неинвер- тирующие. Прямой двоичный код формирует АЦП чертеж фиг.1 1 , в котором уровни входных напряжений подается на неинвертирующие входы, а напряжения опорного уровня - на инвертирующие. В этом случае управление электронными ключами осуществляется в инверсном режиме.

На чертеже фиг.12 приведены временные диаграммы напряжений на входах и значений цифровых выходов компараторов для 4-х разрядного параллельного АЦП с динамическими смещениями входного сигнала при треугольном линейно- изменяющемся входном напряжении.

Л И Т Е Р А Т У Р А

1. У. Титце, К. Шенк. Полупроводниковая схемотехника. M. «Mиp», 1983 г.

2. Рriпп А.Е. Simрlе а-tо-d сопvеrtеr.// "Wirеlеss Wоrld" - mау 1981 , vоl 87, No 1544, p.60