Login| Sign Up| Help| Contact|

Patent Searching and Data


Title:
INFORMATION PROCESSING METHOD AND DEVICE
Document Type and Number:
WIPO Patent Application WO/2014/205753
Kind Code:
A1
Abstract:
Provided in an embodiment of the present invention are an information processing method and device, the method comprising: a splitter acquires an original optical signal sequence; based on the original optical signal sequence, the splitter divides the original optical signal sequence into n paths of light splitting signal sequences, and transmits the n paths of light splitting signal sequences to an interferometer via n optical paths, an optical path difference existing between each two of n optical paths used for transmitting the n paths of light splitting signal sequences, and one of the n optical paths being used to transmit one of the n paths of light splitting signal sequences; and the interferometer conducts interference processing on the n paths of light splitting signal sequences to obtain a first interference signal sequence, and outputs the optical signal of each bit of the first interference signal via an output port corresponding to the phase of the optical signal of each bit of the first interference signal. The information processing method and device of the present invention improve PON downlink power budget.

Inventors:
ZHOU XIAOPING (CN)
WANG XIANG (CN)
Application Number:
PCT/CN2013/078273
Publication Date:
December 31, 2014
Filing Date:
June 28, 2013
Export Citation:
Click for automatic bibliography generation   Help
Assignee:
HUAWEI TECH CO LTD (CN)
International Classes:
H04B10/07
Foreign References:
CN1866790A2006-11-22
US20040196664A12004-10-07
CN101188460A2008-05-28
JP2012065292A2012-03-29
Attorney, Agent or Firm:
LONGSUN LEAD IP LTD. (CN)
北京龙双利达知识产权代理有限公司 (CN)
Download PDF:
Claims:
权利要求

1. 一种信息处理方法, 其特征在于, 包括:

分路器获取原始光信号序列;

基于所述原始光信号序列, 所述分路器将所述原始光信号序列分成 n路 分光信号序列, 并将所述 n路分光信号序列通过 n路光路发送至干涉器, 其 中, 用于发送所述 n路分光信号序列的 n路光路中的每两路光路之间具有光 路差,且所述 n路光路中的一路光路用于发送所述 n路分光信号序列中的一 路分光信号序列;

所述干涉器对所述 n路分光信号序列进行干涉处理 ,得到第一干涉信号 序列, 并通过所述第一干涉信号序列各个比特的光信号的相位对应的输出端 口, 输出所述第一干涉信号序列各个比特的光信号。

2. 根据权利要求 1所述的方法, 其特征在于, 所述分路器将所述原始 光信号序列分成 n路分光信号序列, 并将所述 n路分光信号序列通过 n路光 路发送至干涉器, 包括:

所述分路器将所述原始光信号序列分成 4路分光信号序列, 其中, 用于 分别发送所述 4路分光信号序列的 4路光路中的每相邻两路光路之间具有 1 比特传输距离的光路差;

所述干涉器对所述 n路分光信号序列进行干涉处理 ,得到第一干涉信号 序列, 并通过所述第一干涉信号序列各个比特的光信号的相位对应的输出端 口, 输出所述第一干涉信号序列各个比特的光信号, 包括:

通过 mod ( Θ J , i + Θ 2, i+1 + θ 3, i+2+ θ 4, i+3, 2π )确定所述第一干涉信号序 列第 i比特的光信号的相位, 并通过所述第一干涉信号序列的第 i比特的光 信号的相位对应的输出端口, 输出所述第一干涉信号序列的第 i比特的光信 号, 其中, i表示所述 4路分光信号序列中第一路分光信号序列的第 i 比特的光信号的相位, 6 2, i+1 表示所述 4路分光信号序列中第二路分光信号 序列的第 i+1比特的光信号的相位, θ 2, i+2表示所述 4路分光信号序列中第 三路分光信号序列的第 i+2比特的光信号的相位, Θ 2, i+3表示所述 4路分光 信号序列中第四路分光信号序列的第 i+3比特的光信号的相位。

3. 根据权利要求 2所述的方法, 其特征在于, 所述原始光信号序列的 每个比特的光信号的相位为 π/2的整数倍。

4. 根据权利要求 1至 3中任一项所述的方法, 其特征在于, 所述分路 器将所述原始光信号序列分成 n路分光信号序列, 包括:

所述分路器将所述原始光信号序列基于信号强度等比例分成 n路分光信 号序列。

5. 一种信息处理方法, 其特征在于, 所述方法包括:

基于 n路或 n-1路归零 RZ信号序列, 获取第一信号序列, 所述第一信 号序列的各个比特的相位用于表征所述 n路或 n-1路 RZ信号序列中各个比 特的光信号的存在情况, 其中, 在所述第一信号序列是基于 n路 RZ信号序 列获取的时, 所述 n路 RZ信号序列在同一比特上均只有一路 RZ信号序列 有光信号, 在所述第一信号序列是基于 n-1路 RZ信号序列获取的时, 在所 述第一信号序列是基于 n-1路 RZ信号序列获取的时, 在至少一个比特上所 述 n-1路 RZ信号序列均没有光信号;

基于所述第一信号序列, 获取原始光信号序列, 并将所述原始光信号序 列传输至分路器, 其中, 所述原始光信号序列满足以下条件: 在所述分路器 将所述原始光信号序列分成 n路分光信号序列, 并将所述 n路分光信号序列 通过 n路光路发送至干涉器时, 所述干涉器能够通过对所述 n路分光信号序 列进行干涉处理, 得到第一干涉信号序列, 并通过所述第一干涉信号序列各 个比特的光信号的相位对应的输出端口,输出所述第一干涉信号序列各个比 特的光信号, 其中, 用于发送所述 n路分光信号序列的 n路光路中的每两路 光路之间具有光路差,且所述 n路光路中的一路光路用于发送所述 n路分光 信号序列中的一路分光信号序列。

6. 根据权利要求 5所述的方法, 其特征在于, 所述基于 n路 RZ信号序 歹 ij , 获取第一信号序列, 包括:

基于 3路 4路 RZ信号序列在第 g比特的信号的存在情况, 确定所述第 一信号序列的第 g比特的相位, 其中, g=l , 2, 3. . .m, m是所述第一信号 序列所具有的比特总数;

所述基于所述第一信号序列获取原始光信号序列, 包括: 预设所述原始 光信号序列的前三比特的相位, 并通过 6 i=mod ( pi- 6 ^ 6 -2- θ _3, 2π )获取 所述原始光信号序列的第 i比特的相位, 其中, pi是所述第一信号序列的第 i比特的相位, θ _3是所述原始信号序列的第 1比特的相位, θ _2是所述原始 信号序列的第 2比特的相位, 是所述原始信号序列的第 3比特的相位, 6 i是所述第一信号序列的第 i+3比特的相位, 其中, i=l , 2, 3. . .m。

7. 根据权利要求 5所述的方法, 其特征在于, 所述第一信号序列的第 g 比特的相位为 π/2的整数倍, Θ _i , Θ _2以及 θ _3为 π/2的整数倍。

8. 一种信息处理方法装置, 其特征在于, 包括:

分路器, 用于获取原始光信号序列, 基于所述原始光信号序列, 将所述 原始光信号序列分成 η路分光信号序列, 并将所述 η路分光信号序列通过 η 路光路发送至干涉器, 其中, 用于发送所述 η路分光信号序列的 η路光路中 的每两路光路之间具有光路差,且所述 η路光路中的一路光路用于发送所述 η路分光信号序列中的一路分光信号序列;

干涉器, 用于对所述 η路分光信号序列进行干涉处理, 得到第一干涉信 号序列, 并通过所述第一干涉信号序列各个比特的光信号的相位对应的输出 端口, 输出所述第一干涉信号序列各个比特的光信号。

9. 根据权利要求 8所述的装置, 其特征在于,

所述分路器具体用于: 所述分路器将所述原始光信号序列分成 4路分光 信号序列, 其中, 用于分别发送所述 4路分光信号序列的 4路光路中的每相 邻两路光路之间具有 1比特传输距离的光路差;

所述干涉器具体用于: 通过 mod ( Θ J , i + Θ 2, i+1 + θ 3, i+2+ θ 4, i+3, 2π )确 定所述第一干涉信号序列第 i比特的光信号的相位, 并通过所述第一干涉信 号序列的第 i比特的光信号的相位对应的输出端口, 输出所述第一干涉信号 序列的第 i比特的光信号,其中, i表示所述 4路分光信号序列中第一路 分光信号序列的第 i比特的光信号的相位, Θ 2, i+1 表示所述 4路分光信号序 列中第二路分光信号序列的第 i+1比特的光信号的相位, θ 2, i+2表示所述 4 路分光信号序列中第三路分光信号序列的第 i+2比特的光信号的相位, θ 2, i+3表示所述 4路分光信号序列中第四路分光信号序列的第 i+3比特的光信号 的相位。

10. 根据权利要求 9所述的装置, 其特征在于, 所述原始光信号序列的 每个比特的光信号的相位为 πΙΙ的整数倍。

11. 根据权利要求 8至 10中任一项所述的方法, 其特征在于, 所述分 路器具体用于: 将所述原始光信号序列基于信号强度等比例分成 n路分光信 号序列。

12. 一种信息处理装置, 其特征在于, 包括:

第一获取单元, 用于基于 n路或 n-1路归零 RZ信号序列, 获取第一信 号序列,所述第一信号序列的各个比特的相位用于表征所述 η路或 η-1路 RZ 信号序列中各个比特的光信号的存在情况, 其中, 在所述第一信号序列是基 于 η路 RZ信号序列获取的时, 所述 η路 RZ信号序列在同一比特上均只有 一路 RZ信号序列有光信号, 在所述第一信号序列是基于 η-1路 RZ信号序 列获取的时, 在所述第一信号序列是基于 η-1路 RZ信号序列获取的时, 在 至少一个比特上所述 η- 1路 RZ信号序列均没有光信号;

第二获取单元, 用于基于所述第一信号序列, 获取原始光信号序列, 并 将所述原始光信号序列传输至分路器, 其中, 所述原始光信号序列满足以下 条件: 在所述分路器将所述原始光信号序列分成 η路分光信号序列, 并将所 述 η路分光信号序列通过 η路光路发送至干涉器时, 所述干涉器能够通过对 所述 η路分光信号序列进行干涉处理, 得到第一干涉信号序列, 并通过所述 第一干涉信号序列各个比特的光信号的相位对应的输出端口,输出所述第一 干涉信号序列各个比特的光信号, 其中, 用于发送所述 η路分光信号序列的 η路光路中的每两路光路之间具有光路差, 且所述 η路光路中的一路光路用 于发送所述 η路分光信号序列中的一路分光信号序列。

13. 根据权利要求 12所述的装置, 其特征在于,

所述第一获取单元具体用于: 基于 3路 4路 RZ信号序列在第 g比特的 信号的存在情况,确定所述第一信号序列的第 g比特的相位, 其中, g=l , 2, 3...m, m是所述第一信号序列所具有的比特总数;

所述第二获取单元具体用于: 预设所述原始光信号序列的前三比特的相 位, 并通过 Θ i=mod ( pr Θ . Θ .2- θ .3, 2π )获取所述原始光信号序列的第 i 比特的相位, 其中, pi是所述第一信号序列的第 i比特的相位, θ _3是所述 原始信号序列的第 1比特的相位, θ _2是所述原始信号序列的第 2比特的相 位, 是所述原始信号序列的第 3比特的相位, 6 i是所述第一信号序列的 第 i+3比特的相位, 其中, i=l , 2, 3...m。

14. 根据权利要求 13所述的装置, 其特征在于, 所述第一信号序列的 第 g比特的相位为 π/2的整数倍, θ . θ .2以及 Θ _3为 π/2的整数倍。

15. 一种信息处理装置, 其特征在于, 包括存储器和处理器;

其中, 所述存储器存储程序代码, 所述处理器调用所述存储器存储的所 述程序代码, 用于执行以下步骤:

基于 η路或 η-1路归零 RZ信号序列, 获取第一信号序列, 所述第一信 号序列的各个比特的相位用于表征所述 n路或 n-1路 RZ信号序列中各个比 特的光信号的存在情况, 其中, 在所述第一信号序列是基于 n路 RZ信号序 列获取的时, 所述 n路 RZ信号序列在同一比特上均只有一路 RZ信号序列 有光信号, 在所述第一信号序列是基于 n-1路 RZ信号序列获取的时, 在所 述第一信号序列是基于 n-1路 RZ信号序列获取的时, 在至少一个比特上所 述 n-1路 RZ信号序列均没有光信号;

基于所述第一信号序列, 获取原始光信号序列, 并将所述原始光信号序 列传输至分路器, 其中, 所述原始光信号序列满足以下条件: 在所述分路器 将所述原始光信号序列分成 n路分光信号序列, 并将所述 n路分光信号序列 通过 n路光路发送至干涉器时, 所述干涉器能够通过对所述 n路分光信号序 列进行干涉处理, 得到第一干涉信号序列, 并通过所述第一干涉信号序列各 个比特的光信号的相位对应的输出端口,输出所述第一干涉信号序列各个比 特的光信号, 其中, 用于发送所述 n路分光信号序列的 n路光路中的每两路 光路之间具有光路差,且所述 n路光路中的一路光路用于发送所述 n路分光 信号序列中的一路分光信号序列。

16. 根据权利要求 15所述的装置, 其特征在于, 所述处理器调用所述 存储器存储的所述程序代码, 具体用于执行以下步骤: 基于 3路 4路 RZ信 号序列在第 g比特的信号的存在情况,确定所述第一信号序列的第 g比特的 相位, 其中, g=l , 2, 3...m, m是所述第一信号序列所具有的比特总数; 以及所述处理器调用所述存储器存储的所述程序代码, 具体用于执行以 下步骤:

所述基于所述第一信号序列获取原始光信号序列, 包括: 预设所述原始 光信号序列的前三比特的相位, 并通过 6 i=mod ( pi- 6 ^ 6 -2- θ _3, 2π )获取 所述原始光信号序列的第 i比特的相位, 其中, pi是所述第一信号序列的第 i比特的相位, θ _3是所述原始信号序列的第 1比特的相位, θ _2是所述原始 信号序列的第 2比特的相位, 是所述原始信号序列的第 3比特的相位, 6 i是所述第一信号序列的第 i+3比特的相位, 其中, i=l , 2, 3...m。

17. 根据权利要求 16所述的装置, 其特征在于, 所述第一信号序列的 第 g比特的相位为 π/2的整数倍, θ _! , θ .2以及 Θ _3为 π/2的整数倍。

Description:
信息处理方法和信息处理装置 技术领域

本发明涉及通信领域, 并且更具体地, 涉及一种信息处理方法和信息处 理装置。 背景技术

随着用户对带宽需求的不断增长,传统的铜线 宽带接入系统越来越面临 带宽瓶颈; 与此同时, 带宽容量巨大的光纤通信技术日益成熟, 应用成本逐 年下降, 光纤接入网成为下一代宽带接入网的有力竟争 者, 其中尤其以无源 光网络更具竟争力。 通常而言, 无源光网络( Passive Optical Network ) 系统 包括位于中心局的光线路终端 (Optical Line Terminal, OLT ), 用于分支 /耦 合的无源光分路器 (Passive Optical Splitter, POS ) 以及若干光分布网络 ( optical distributed network, ODN )。其中 POS在 PON网络中处于中心位置, 用于实现光信号功率的下行分配和上行耦合, 但是现有的光 POS (包括熔融 拉锥 ( Fused biconical taper, FBT )型和平面波导 ( Planar Lightwave Circuit, PLC )型的损耗较大, 例如, 在下行方向上 POS将光功率一分为二, 每一支 路上的损耗为 50%, 即 3dB。 因此, 由于 POS的存在, 导致功率预算紧张。 发明内容

本发明实施例提供了一种信息处理方法和装置 , 可以提高 PON下行功 率预算。

第一方面, 提供了一种信息处理方法, 包括: 分路器获取原始光信号序 歹 ij ; 基于该原始光信号序列, 该分路器将该原始光信号序列分成 n路分光信 号序列, 并将该 n路分光信号序列通过 n路光路发送至干涉器, 其中, 用于 发送该 n路分光信号序列的 n路光路中的每两路光路之间具有光路差,且 n路光路中的一路光路用于发送该 n路分光信号序列中的一路分光信号序 歹 ij ;该干涉器对该 n路分光信号序列进行干涉处理,得到第一干 信号序列, 并通过该第一干涉信号序列各个比特的光信号 的相位对应的输出端口,输出 该第一干涉信号序列各个比特的光信号。

结合第一方面, 在第一方面的第一种可能的实现方式中, 该分路器将该 原始光信号序列分成 n路分光信号序列, 并将该 n路分光信号序列通过 n路 光路发送至干涉器, 包括: 该分路器将该原始光信号序列分成 4路分光信号 序列, 其中, 用于分别发送该 4路分光信号序列的 4路光路中的每相邻两路 光路之间具有 1比特传输距离的光路差; 该干涉器对该 n路分光信号序列进 行干涉处理, 得到第一干涉信号序列, 并通过该第一干涉信号序列各个比特 的光信号的相位对应的输出端口,输出该第一 干涉信号序列各个比特的光信 号, 包括: 通过 mod ( θ ^ ι + θ 2, i+l+ θ 3, i+ 2+ θ 4, i+ 3, 2π )确定该第一干涉信 号序列第 i比特的光信号的相位, 并通过该第一干涉信号序列的第 i比特的 光信号的相位对应的输出端口, 输出该第一干涉信号序列的第 i比特的光信 号,其中, i表示该 4路分光信号序列中第一路分光信号序列的第 i比特 的光信号的相位, e 2 , i+1 表示该 4路分光信号序列中第二路分光信号序列的 第 i+l比特的光信号的相位, Θ 2 , i+2 表示该 4路分光信号序列中第三路分光 信号序列的第 i+2比特的光信号的相位, Θ 2 , i+3 表示该 4路分光信号序列中 第四路分光信号序列的第 i+3比特的光信号的相位。

结合第一方面的第一种可能的实现方式,在第 一方面的第二种可能的实 现方式中, 该原始光信号序列的每个比特的光信号的相位 为 π/2的整数倍。

结合第一方面、第一方面的第一种可能的实现 方式或第一方面的第二种 可能的实现方式, 在第一方面的第三种可能的实现方式中, 该分路器将该原 始光信号序列分成 η路分光信号序列, 包括: 该分路器将该原始光信号序列 按照信号强度等比例分成 η路分光信号序列。

第二方面, 提供了一种信息处理方法, 该方法包括: 基于 η路或 η-1路 归零 RZ信号序列, 获取第一信号序列, 该第一信号序列的各个比特的的相 位用于表征该 η路或 η-1路 RZ信号序列中各个比特的光信号的存在情况, 其中, 在该第一信号序列是基于 η路 RZ信号序列获取的时, 该 η路 RZ信 号序列在同一比特上均只有一路 RZ信号序列有光信号, 在该第一信号序列 是基于 η-1路 RZ信号序列获取的时,在该第一信号序列是基 η-1路 RZ信 号序列获取的时, 在至少一个比特上该 η-1路 RZ信号序列均没有光信号; 基于该第一信号序列, 获取原始光信号序列, 并将该原始光信号序列传输至 分路器, 其中, 该原始光信号序列满足以下条件: 在该分路器将该原始光信 号序列分成 n路分光信号序列, 并将该 n路分光信号序列通过 n路光路发送 至干涉器时, 该干涉器能够通过对该 n路分光信号序列进行干涉处理, 得到 第一干涉信号序列, 并通过该第一干涉信号序列各个比特的光信号 的相位对 应的输出端口, 输出该第一干涉信号序列各个比特的光信号, 其中, 用于发 送该 n路分光信号序列的 n路光路中的每两路光路之间具有光路差, 且该 n 路光路中的一路光路用于发送该 n路分光信号序列中的一路分光信号序列。

结合第二方面, 在第二方面的第一种可能的实现方式中, 该基于 n路

RZ信号序列, 获取第一信号序列, 包括: 基于 3路 4路 RZ信号序列在第 g 比特的信号的存在情况,确定该第一信号序列 的第 g比特的相位,其中, g=l , 2, 3. . .m, m是该第一信号序列所具有的比特总数; 该基于该第一信号序列 获取原始光信号序列, 包括: 预设该原始光信号序列的前三比特的相位, 并 通过 Θ i=mod ( ρι- θ θ - 2 - θ - 3 , 2π )获取该原始光信号序列的第 i比特的相 位, 其中, 是该第一信号序列的第 i比特的相位, θ _ 3 是该原始信号序列 的第 1 比特的相位, θ _ 2 是该原始信号序列的第 2比特的相位, 是该原 始信号序列的第 3比特的相位, 6 i是该第一信号序列的第 i+3比特的相位, 其中, i=l , 2, 3. . .m。

结合第二方面的第一种可能的实现方式,在第 二方面的第二种可能的实 现方式中, 该第一信号序列的第 g比特的相位为 π/2的整数倍, θ .! , θ . 2 以 及 6 . 3 为 π/2的整数倍。

第三方面, 提供了一种信息处理方法装置, 包括: 分路器, 用于获取原 始光信号序列, 基于该原始光信号序列, 将该原始光信号序列分成 η路分光 信号序列, 并将该 η路分光信号序列通过 η路光路发送至干涉器, 其中, 用 于发送该 η路分光信号序列的 η路光路中的每两路光路之间具有光路差,且 该 η路光路中的一路光路用于发送该 η路分光信号序列中的一路分光信号序 歹 ij ; 干涉器, 用于对该 n路分光信号序列进行干涉处理, 得到第一干涉信号 序列, 并通过该第一干涉信号序列各个比特的光信号 的相位对应的输出端 口, 输出该第一干涉信号序列各个比特的光信号。

结合第三方面, 在第三方面的第一种可能的实现方式中, 该分路器具体 用于: 该分路器将该原始光信号序列分成 4路分光信号序列, 其中, 用于分 别发送该 4路分光信号序列的 4路光路中的每相邻两路光路之间具有 1比特 传输距离的光路差; 该干涉器具体用于: 通过 mod ( Θ L i + Θ 2 , i+1 + θ 3, I+2 + θ 4 , i+3 , 27i )确定该第一干涉信号序列第 i比特的光信号的相位, 并通过该第 一干涉信号序列的第 i比特的光信号的相位对应的输出端口, 输出该第一干 涉信号序列的第 i比特的光信号,其中, 表示该 4路分光信号序列中第 一路分光信号序列的第 i比特的光信号的相位, Θ 2 , i+1 表示该 4路分光信号 序列中第二路分光信号序列的第 i+1比特的光信号的相位, Θ 2 , i+2 表示该 4 路分光信号序列中第三路分光信号序列的第 i+2比特的光信号的相位, θ 2 , i+3 表示该 4路分光信号序列中第四路分光信号序列的第 i+3比特的光信号的 相位。

结合第三方面的第一种可能的实现方式,在第 三方面的第二种可能的实 现方式中, 该原始光信号序列的每个比特的光信号的相位 为 π/2的整数倍。

结合第三方面、第三方面的第一种可能的实现 方式或第三方面的第二种 可能的实现方式, 在第三方面的第三种可能的实现方式中, 所述分路器具体 用于: 将该原始光信号序列按照信号强度等比例分成 η路分光信号序列。

第四方面, 提供了一种信息处理装置, 包括: 第一获取单元, 用于基于 η路或 η-1路归零 RZ信号序列, 获取第一信号序列, 该第一信号序列的各 个比特的相位用于表征该 η路或 η-1路 RZ信号序列中各个比特的光信号的 存在情况, 其中, 在该第一信号序列是基于 η路 RZ信号序列获取的时, 该 η路 RZ信号序列在同一比特上均只有一路 RZ信号序列有光信号, 在该第 一信号序列是基于 η-1路 RZ信号序列获取的时, 在该第一信号序列是基于 η-1路 RZ信号序列获取的时, 在至少一个比特上该 n-1路 RZ信号序列均没 有光信号; 第二获取单元,用于基于该第一信号序列,获 取原始光信号序列, 并将该原始光信号序列传输至分路器, 其中, 该原始光信号序列满足以下条 件: 在该分路器将该原始光信号序列分成 n路分光信号序列, 并将该 n路分 光信号序列通过 n路光路发送至干涉器时, 该干涉器能够通过对该 n路分光 信号序列进行干涉处理, 得到第一干涉信号序列, 并通过该第一干涉信号序 列各个比特的光信号的相位对应的输出端口, 输出该第一干涉信号序列各个 比特的光信号, 其中, 用于发送该 n路分光信号序列的 n路光路中的每两路 光路之间具有光路差,且该 n路光路中的一路光路用于发送该 n路分光信号 序列中的一路分光信号序列。

结合第四方面, 在第四方面的第一种可能的实现方式中, 该第一获取单 元具体用于: 基于 3路 4路 RZ信号序列在第 g比特的信号的存在情况, 确 定该第一信号序列的第 g比特的相位, 其中, g=l , 2, 3...m, m是该第一 信号序列所具有的比特总数; 该第二获取单元具体用于: 预设该原始光信号 序列的前三比特的相位, 并通过 e i=mod ( pi- 6 -^ 6 -2- 6 - 3 , 2π )获取该原始 光信号序列的第 i比特的相位, 其中, pi是该第一信号序列的第 i比特的相 位, θ _ 3 是该原始信号序列的第 1比特的相位, θ _ 2 是该原始信号序列的第 2 比特的相位, 是该原始信号序列的第 3比特的相位, 6 i是该第一信号序 列的第 i+3比特的相位, 其中, i=l , 2, 3...m。

结合第四方面的第一种可能的实现方式,在第 四方面的第二种可能的实 现方式中, 该第一信号序列的第 g比特的相位为 π/2的整数倍, θ .! , θ . 2 以 及 6 . 3 为 π/2的整数倍。

第五方面, 提供了一种信息处理装置, 包括存储器和处理器; 其中, 该 存储器存储程序代码, 该处理器调用该存储器存储的该程序代码, 用于执行 以下步骤: 基于 η路或 η-1路归零 RZ信号序列, 获取第一信号序列, 该第 一信号序列的各个比特的相位用于表征该 η路或 η-1路 RZ信号序列中各个 比特的光信号的存在情况, 其中, 在该第一信号序列是基于 η路 RZ信号序 列获取的时, 该 η路 RZ信号序列在同一比特上均只有一路 RZ信号序列有 光信号, 在该第一信号序列是基于 η-1路 RZ信号序列获取的时, 在该第一 信号序列是基于 η-1路 RZ信号序列获取的时, 在至少一个比特上该 η-1路 RZ信号序列均没有光信号; 基于该第一信号序列, 获取原始光信号序列, 并将该原始光信号序列传输至分路器, 其中, 该原始光信号序列满足以下条 件: 在该分路器将该原始光信号序列分成 η路分光信号序列, 并将该 η路分 光信号序列通过 η路光路发送至干涉器时, 该干涉器能够通过对该 η路分光 信号序列进行干涉处理, 得到第一干涉信号序列, 并通过该第一干涉信号序 列各个比特的光信号的相位对应的输出端口, 输出该第一干涉信号序列各个 比特的光信号, 其中, 用于发送该 η路分光信号序列的 η路光路中的每两路 光路之间具有光路差,且该 η路光路中的一路光路用于发送该 η路分光信号 序列中的一路分光信号序列。

结合第五方面, 在第五方面的第一种可能的实现方式中, 该处理器调用 该存储器存储的该程序代码, 具体用于执行以下步骤: 基于 3路 4路 RZ信 号序列在第 g比特的信号的存在情况,确定该第一信号序 的第 g比特的相 位, 其中, g=l , 2, 3...m, m是该第一信号序列所具有的比特总数; 以及 该处理器调用该存储器存储的该程序代码, 具体用于执行以下步骤: 该基于 该第一信号序列获取原始光信号序列, 包括: 预设该原始光信号序列的前三 比特的相位, 并通过 e i=mod ( ρι- θ ^- θ ^- θ ^, 2π )获取该原始光信号序列 的第 i比特的相位, 其中, pi是该第一信号序列的第 i比特的相位, θ _ 3 是该 原始信号序列的第 1比特的相位, θ _ 2 是该原始信号序列的第 2比特的相位, 是该原始信号序列的第 3比特的相位, 6 i是该第一信号序列的第 i+3比 特的相位, 其中, i=l , 2, 3...m。

结合第五方面的第一种可能的实现方式,在第 五方面的第二种可能的实 现方式中, 该第一信号序列的第 g比特的相位为 π/2的整数倍, θ .! , θ . 2 以 及 6 . 3 为 π/2的整数倍。

因此, 在本发明实施例中, 分路器将原始光信号序列分成 η路分光信号 序列, 并将该 η路分光信号序列通过 η路光路发送至干涉器, 干涉器对该 η 路分光信号序列进行干涉处理, 得到第一干涉信号序列, 并通过该第一干涉 信号序列各个比特的光信号序列的相位对应的 输出端口,输出该第一干涉信 号序列各个比特的光信号, 从而, 通过对原始光信号序列进行先分光再干涉 的处理, 可以减小由单纯的分路器带来的光功率损失, 增加每路输出信号的 光强度, 从而可以提高 ΡΟΝ下行功率预算。 附图说明

为了更清楚地说明本发明实施例的技术方案, 下面将对实施例或现有技 术描述中所需要使用的附图作筒单地介绍, 显而易见地, 下面描述中的附图 仅仅是本发明的一些实施例, 对于本领域普通技术人员来讲, 在不付出创造 性劳动的前提下, 还可以根据这些附图获得其他的附图。

图 1是根据本发明实施例的信息处理方法的示意 流程图。

图 2是根据本发明另一实施例的从干涉器输出的 号的示意性图。

图 3是根据本发明另一实施例的实现信息处理方 的示意性图。

图 4是根据本发明另一实施例的实现信息处理方 的示意性图。

图 5是根据本发明另一实施例的信息处理方法的 意性流程图。

图 6是根据本发明另一实施例的信息处理装置的 意性框图。

图 7是根据本发明另一实施例的信息处理装置的 意性框图。

图 8是根据本发明另一实施例的信息处理装置的 意性框图。 具体实施方式 下面将结合本发明实施例中的附图,对本发明 实施例中的技术方案进行 清楚、 完整地描述, 显然, 所描述的实施例是本发明一部分实施例, 而不是 全部的实施例。 基于本发明中的实施例, 本领域普通技术人员在没有做出创 造性劳动前提下所获得的所有其他实施例, 都属于本发明保护的范围。

图 1是根据本发明实施例的信息处理方法 100的示意性流程图。 如图 1 所示, 该方法 100包括:

S110, 分路器获取原始光信号序列。

S120, 基于该原始光信号序列, 该分路器将该原始光信号序列分成 n路 分光信号序列,并将该 n路分光信号序列通过 n路光路发送至干涉器,其中, 用于发送该 n路分光信号序列的 n路光路中的每两路光路之间具有光路差, 且该 n路光路中的一路光路用于发送该 n路分光信号序列中的一路分光信号 序列。

S130, 该干涉器对该 n路分光信号序列进行干涉处理, 得到第一干涉信 号序列, 并通过该第一干涉信号序列各个比特的光信号 的相位对应的输出端 口, 输出该第一干涉信号序列各个比特的光信号。

分路器从光信道获取到 OLT发送的原始光信号序列时, 可以基于该原 始光信号序列, 将该原始光信号序列分成 n路分光信号序列, 例如, 基于信 号强度将该原始信号等比例分成 n路分光信号序列, 并将该 n路分光信号序 列通过两两之间具有光路差的 n路光路发送至干涉器, 其中, 该 n路光路中 的一路光路只用于发送该 n路分光信号序列中的一路分光信号序列; 干涉器 可以将分路器发送的 n路分光信号序列进行干涉处理,得到第一干 信号序 歹 ij , 并通过相位与输出端口的对应关系, 确定该第一干涉信号序列各个比特 的光信号的相位对应的输出端口, 并通过相应的端口输出该第一干涉信号序 列各个比特的光信号。

因此, 在本发明实施例中, 分路器将原始光信号序列分成 n路分光信号 序列, 并将该 n路分光信号序列通过 n路光路发送至干涉器, 干涉器对该 n 路分光信号序列进行干涉处理, 得到第一干涉信号序列, 并通过该第一干涉 信号序列各个比特的光信号序列的相位对应的 输出端口,输出该第一干涉信 号序列各个比特的光信号, 从而, 通过对原始光信号序列进行先分光再干涉 的处理, 可以减小由单纯的分路器带来的光功率损失, 增加每路输出信号的 光强度, 从而可以提高 PON下行功率预算。 在本发明实施例中, 干涉器可以集成于分路器的内部, 也可以与分路器 独立存在。 干涉器具有 n个输出端口, 可以是该 n个输出端口的每一个输出 端口可以分别对应于一个 ODN;也可以是该 n路输出端口的 n- 1个输出端口 中的每一个输出端口对应于一个 ODN, 另一个输出端口接收到信号时表示 在接收该信号的比特下其他 n-1个输出端口均没有信号输出。 干涉器可以是 一个 4x4的无源器件, 该器件的主要作用是根据输入端的不同相位, 决定 在不同的输出端口输出所有干涉后的光能量。 例如, 在将 4路分光信号序列 输入到该干涉器之后, 可以得到如图 2所示的 4路输出光信号序列, 即第一 路为( 10001011 ),第二路为(10101100),第三路为(11001111), 第四路为(00101000), 因此, 通过干涉器我们可以得到不同的四路归零 (RZ, Return to Zero)二进制启闭键控(On Off Key, OOK)信号序列, 并 通过输出端口进行输出。

在本发明实施例中, 仍以图 2为例, 右边输出的信号, 只有四类(100 0), (0100) (0010)和(0001 )。其中,在第一端口输出,贝' J为( 1000), 取值为 8; 在第二端口输出, 则为 (0100), 取值为 4; 在第三端口输出, 则为 (0010), 取值为 2; 在第四端口输出, 则为 (0001 ), 取值为 1。 干 涉信号的相位会对应 (1, 2, 4, 8) 中的不同的值, 比如, 对一般的干涉, 有如下关系:

2π的整数倍时 2°=1

2π的整数倍 + 2 1 =2

2

d{A + B + C + D) =

2π的整数倍 + π 2 2 =4 2π的整数倍 + ^ 2 3 =8 也就是说, 在某一比特下, 干涉器接收到四路信号的相位为 A, Β, C 和 D时, 在确定 A, Β, C和 D的和是 2π的整数倍时, 则对应的值为 1, 可 以从第四端口输出该某一比特下干涉后的信号 ; 在确定 A, Β, C和 D的和 是 2π的整数倍 +π/2时, 则对应的值为 2, 可以从第三端口输出该某一比特 下干涉后的信号; 在确定 A, Β, C和 D的和是 2π的整数倍 +π时, 则对应 的值为 2, 可以从第二端口输出该某一比特下干涉后的信 号; 在确定 A, Β, C和 D的和是 2π的整数倍 +3π/2时, 则对应的值为 8 , 可以从第四端口输出 该某一比特下干涉后的信号。 应理解, 上述提到的干涉器输出端口和( 1, 2, 4, 8) 中各个取值的对 应关系, 只是为了使得读者更加清楚地理解本发明进行 的举例说明, 不应对 本发明构成任何限定。

在本发明实施例中, S120 中分路器将该原始光信号序列分成 n路分光 信号序列,并将该 n路分光信号序列通过 n路光路发送至干涉器,可以包括: 该分路器将该原始光信号序列分成 4路分光信号序列, 例如, 可以将该原始 光信号序列按照信号强度等比例分成 4路分光信号序列, 其中, 用于分别发 送该 4路分光信号序列的 4路光路中的每相邻两路光路之间具有 1比特传输 距离的光路差; 则相应地, S130 中干涉器对该 n路分光信号序列进行干涉 处理, 得到第一干涉信号序列, 并通过该第一干涉信号序列各个比特的光信 号的相位对应的输出端口, 输出该第一干涉信号序列各个比特的光信号, 可 以包括: 通过 mod ( Θ L i + Θ 2 , i+1 + θ 3, i+2 + θ 4, i+3 , 2π )确定该第一干涉信号 序列第 i比特的光信号的相位, 并通过该第一干涉信号序列的第 i比特的光 信号的相位对应的输出端口,输出该第一干涉 信号序列的第 i比特的光信号, 其中, Θ 表示该 4路分光信号序列中第一路分光信号序列的第 i比特的光 信号的相位, Θ 2 , i+1 表示该 4路分光信号序列中第二路分光信号序列的第 i+1 比特的光信号的相位, e 2 , i+2 表示该 4路分光信号序列中第三路分光信号序 列的第 i+2比特的光信号的相位, e 2 , i+3 表示该 4路分光信号序列中第四路 分光信号序列的第 i+3比特的光信号的相位。 此时, 该原始光信号序列的每 个比特的光信号的相位可以为 π/2的整数倍, 例如, 可以是(0, -π/2, π/2, π) 中的一个, 也可以是(0, π/2, π, 3π/2 ) 中的一个, 当然, 也可以是具 有其它值的相位。 在本发明实施例中, 相邻的两光路所对应的干涉器输入口 彼此相邻。

具体地说, 如图 3所示, 分路器接收一路具有相位 π/2, 0, -π/2, π, π, π/2, π/2, 0的原始光信号序列, 然后将该原始信号序列等比例的分成 4路 分光信号序列, 每份的相位保持不变, 但是强度变为原来的 1/4, 然后分路 器将该 4路分光信号序列通过相邻两路相差一比特传 距离的光路发送至干 涉器; 干涉器接收到的前 3比特没有包括全部的分路信号序列的比特, 所以 放弃不采用, 从第 4比特开始, 干涉器通过 mod ( 0 !, ι + θ 2, i+l+ θ 3, I+ 2+ θ 4, ι +3 ,2π)确定该第一干涉信号序列第 i比特的光信号的相位, 即通过( Θ L i +

Θ 2 , i+1 + Θ 3, i+2 + θ 4, i+3 ) -27lL ( Θ i + Θ 2 , i+1 + Θ 3, i+2 + Θ 4 , i+3 ) /2兀」确定该第一 干涉信号序列第 i 比特的光信号的相位, 其中, Lx」表示对进行下行取整的 运算; 比如原始光信号序列的相位为 {1, 3, 0, 2, 3, 1, 3, 0, 2, 1, 1, 3, 2, 0, 2, 1} χπ/2, 则经过 1:4分路器以及干涉器后得到输出信号序列的 相位为 {2, 0, 2, 1, 3, 2, 2, 0, 3, 3, 2, 3, 1} χπ/2, 干涉器的执行过 程为可以如图 4所示的先累加 (+)再取模(%)的运算, 从而得到的干涉信号序 列的相位为 { 2 , 0, 2, 1, 3, 2, 2, 0, 3, 3, 2, 3, 1} χπ/ 2 。 在获取了第 i 比特的干涉光信号序列的相位之后, 根据相位与输出端口的对应关系, 干 涉器获取第 i比特的干涉光信号序列的相位对应的输出端 , 然后通过对应 的端口发送该第 i比特的干涉信号。

应理解, 在本发明实施例中, 在分路器将原始光信号序列分成 4路分光 信号序列时, 也可以将各分光信号序列通过相邻两路之间相 差 t (t大于等于 2) 比特的光路发送至干涉器, 则干涉器可以从接收到干涉器发送的分光信 号序列的第 3t比特起对各个分路信号序列进行干涉处理。

因此, 在本发明实施例中, 分路器将原始光信号序列分成 n路分光信号 序列, 并将该 n路分光信号序列通过 n路光路发送至干涉器, 干涉器对该 n 路分光信号序列进行干涉处理, 得到第一干涉信号序列, 并通过该第一干涉 信号序列各个比特的光信号序列的相位对应的 输出端口,输出该第一干涉信 号序列各个比特的光信号, 从而, 通过对原始光信号序列进行先分光再干涉 的处理, 可以减小由单纯的分路器带来的光功率损失, 增加每路输出信号的 光强度, 从而可以提高 PON下行功率预算。

图 5是根据本发明实施例的信息处理方法 200的示意性流程图。 如图 5 所示, 该方法 200包括:

S210, 基于 n路或 n-1路 RZ信号序列, 获取第一信号序列, 其中, 该 第一信号序列各个比特的相位用于表征该 n路或 n-1路 RZ信号序列中各个 比特的光信号的存在情况, 其中, 在该第一信号序列是基于 n路 RZ信号序 列获取的时, 该 n路 RZ信号序列在同一比特上均只有一路 RZ信号序列有 光信号, 在该第一信号序列是基于 n-1路 RZ信号序列获取的时, 在该第一 信号序列是基于 n-1路 RZ信号序列获取的时, 在至少一个比特上该 n-1路 RZ信号序列均没有光信号;

S220, 基于该第一信号序列, 获取原始光信号序列, 并将该原始光信号 序列传输至分路器, 其中, 该原始光信号序列满足以下条件: 在该分路器将 该原始光信号序列分成 n路分光信号序列, 并将该 n路分光信号序列通过 n 路光路发送至干涉器时, 该干涉器能够通过对该 n路分光信号序列进行干涉 处理, 得到第一干涉信号序列, 并通过该第一干涉信号序列各个比特的光信 号的相位对应的输出端口, 输出该第一干涉信号序列各个比特的光信号, 其 中, 用于发送该 n路分光信号序列的 n路光路中的每两路光路之间具有光路 差,且该 n路光路中的一路光路用于发送该 n路分光信号序列中的一路分光 信号序列。

在本发明实施例中, OLT在确定需要传输给 n个 ODN的 n路 RZ信号 序列之后, 可以根据各个比特 n路 RZ信号序列的存在情况, 获取第一信号 序列, 其中, 该 n路 RZ信号序列在同一比特上最多有一路 RZ信号序列有 光信号, 该原始信号序列的相位用于表征该 n路 RZ信号序列中的光信号的 存在情况; 或者 OLT在确定需要传输给 n-1个 ODN的 n-1路 RZ信号序列 之后, 可以根据各个比特 n-1路 RZ信号序列的存在情况, 获取第一信号序 歹 ij , 其中, 在至少一个比特上该 n-1路 RZ信号序列均没有光信号, 该原始 信号序列的相位用于表征该 n-1路 RZ信号序列中的光信号的存在情况。 然 后 OLT可以基于该第一信号序列, 通过编码的方式获取原始光信号, 以便 于将该原始光信号序列通过光信道发送至分路 器, 以便于分路器基于该原始 光信号序列, 将该原始光信号序列分成 n路分光信号序列, 并将该 n路分光 信号序列通过 n路光路发送至干涉器, 其中, 用于发送该 n路分光信号序列 的 n路光路中的每两路光路之间具有光路差,且 n路光路中的一路光路用 于发送该 n路分光信号序列中的一路分光信号序列; 该干涉器对该 n路分光 信号序列进行干涉处理, 得到第一干涉信号序列, 并通过该第一干涉信号序 列各个比特的光信号的相位对应的输出端口, 输出该第一干涉信号序列各个 比特的光信号。

因此, 在本发明实施例中, 通过基于 n路或 n-1路 RZ信号序列, 获取 第一信号序列, 并基于该第一信号序列, 获取原始光信号序列并将该原始光 信号序列发送至分路器,从而分路器将原始光 信号序列分成 n路分光信号序 歹l , 并将该 n路分光信号序列通过 n路光路发送至干涉器, 干涉器对该 n路 分光信号序列进行干涉处理, 得到第一干涉信号序列, 并通过该第一干涉信 号序列各个比特的光信号的相位对应的输出端 口,输出该第一干涉信号序列 各个比特的光信号。 因此, 通过对原始信号序列进行先分光再干涉的处理 , 可以增加每路输出光信号的功率, 从而可以提高 PON下行功率预算。

在本发明实施例中, 第一信号序列的相位用于表征该 n路或 n-1路 RZ 信号序列中的光信号的存在情况是指: 可以通过设置第一信号序列某一比特 的相位来表征在该某一比特下, 哪个 RZ信号序列有光信号, 或者表征任一

RZ信号序列均没有光信号。 例如, 在三路 RZ信号序列的情况下, 若第一 比特下, 第一 RZ信号序列有光信号, 则可以将第一信号序列的第一比特的 相位设为 0; 若第二比特下, 三路信号序列均没有光信号, 则可以将第一信 号序列的第二比特的相位设为 3π/2; 若第三比特下, 第二 RZ信号序列有光 信号, 则可以将第一信号序列的第三比特的相位设为 πΙΙ 若第四比特下, 第三 RZ信号序列有光信号, 则可以将第一信号序列的第四比特的相位设为 兀。

在本发明实施例中, n路 RZ信号分别对应于 n个 ODN所需的信号(即, n路 RZ信号序列需要发送给 n个 ODN的信号序列), 其中, 一个 RZ信号 序列对应于一个 ODN。

在本发明实施例中, S210中基于 n路或 n-lRZ信号序列, 获取第一信 号序列, 包括:基于 3路或 4路 RZ信号序列在第 g比特的信号的存在情况, 确定该第一信号序列的第 g比特的相位, 其中, g=l, 2, 3...m, m是该第 一信号序列所具有的比特总数; S220 中基于该第一信号序列获取原始光信 号序列, 包括: 预设该原始光信号序列的前三比特的相位, 并通过 ei=mod

(ΡΓ Θ ^- Θ ^- Θ ^, 2兀)获取该该原始光信号序列的第 i比特的相位, 其中,

Pi是该第一信号序列的第 i比特的相位, θ _ 3 是该原始信号序列的第 1 比特 的相位, Θ . 2 是该原始信号序列的第 2比特的相位, Θ .J是该原始信号序列 的第 3比特的相位, 6i是该第一信号序列的第 i+3比特的相位, 其中, i=l,

2, 3...m。 其中, 该第一信号序列的第 g比特的相位可以为 π/2的整数倍, θ .!, θ _ 2 以及 θ _ 3 为 π/2的整数倍。

具体地说,在某一比特下,干涉器的端口将输 出四种信号(0001 ) (00

10) (0100)和( 1000), ( 1, 2, 4, 8), 分另) J映射 J 4种 4目位^;信号 如表 1所示:

表 1

在表 1中, (0001 )表示需要干涉器的第四个端口输出, (0010)表示需 要干涉器的第三个端口输出, (0100 )表示需要干涉器的第二个端口输出,

( 1000 )表示需要干涉器的第一个端口输出。 应理解, 该四个端口中每一个 端口均对应于一个 ODN。 或者该四个端口的三个端口中每一个端口对应 于 一个 ODN。

假设现有 4路 m位 RZ信号序列, 每路 RZ信号序列对应于干涉器的一 个固定的输出端口输出, 该 4路 RZ信号序列在同一比特上均只有一路 RZ 信号序列有光信号。 例如, 在第一比特需要从第三端口输出信号, 即对应于 第三端口的 RZ信号序列在第一个比特上有光信号, 则可以将第一信号序列 的第一个比特的相位确定为 π/2;在第二个比特需要从第一个端口输出信号 即对应于第一个端口的 RZ信号序列在第二个比特上有光信号, 则可以将第 一信号序列的第一个比特的相位确定为 3π/2,在第三比特需要从第二端口输 出信号, 即对应于第二端口的 RZ信号序列在第三个比特上有光信号, 则可 以将第一信号序列的第三个比特的相位确定为 π; 在第四个比特需要从第四 个端口输出信号, 即对应于第四个端口的 RZ信号序列在第四个比特上有光 信号, 则可以将第一信号序列的第一个比特的相位确 定为 0, 从而可以得到 m位第一信号序列:

应理解, 如果有 3路 m位 RZ信号序列也可以得到上述第一信号序列, 此时, 每路 RZ信号序列对应于干涉器的一个固定的输出端 输出, 并且在 至少一个比特上该 3路 RZ信号序列均没有光信号。 例如, 第一端口对应于 第一 ODN的 RZ信号序列, 第二端口对应于第二 ODN的 RZ信号序列, 第 三端口对应于第三 ODN的 RZ信号序列, 第四个端口输出信号用于表示在 有信号输入的比特下前三个 ODN均不需信号输入。 例如, 在第一比特需要 从第三端口输出信号, 即对应于第三端口的 RZ信号序列在第一个比特上有 光信号, 则可以将第一信号序列的第一个比特的相位确 定为 π/2; 在第二个 比特需要从第一个端口输出信号, 即对应于第一个端口的 RZ信号序列在第 二个比特上有光信号, 则可以将第一信号序列的第一个比特的相位确 定为 3π/2, 在第三比特需要从第二端口输出信号, 即对应于第二端口的 RZ信号 序列在第三个比特上有光信号, 则可以将第一信号序列的第三个比特的相位 确定为 π; 在第四个比特需要从第四个端口输出信号, 即表示前三个端口均 不需信号输出, 则可以将第一信号序列的第一个比特的相位确 定为 0 , 从而 可以得到 m位第一信号序列。

然后, ^据 m位第一信号序列的相位得到 m+3位原始光信号序列 b k , e {0, 1, 2, 3}。 具体如何获取 m+3位的原始信号序列的信

号, 过程可以如下:

步骤 1 : 任意给定前 3比特的光信号的相位

步骤 2: 从第一信号序列的第 4位开始, 使用公式(2 )顺序求出该序列 的各位从而得到后续所有光信号的相位:

b k = mod{r k - b^ - b^ - b k _ 3 , 4} , k = 0, 1, 2,..., m - I K (2 ) 从以上可知, 根据不同的初始 3位光信号序列, 共有 64种输入信号序 列在经过 1 :4分光和干涉后得到所需的输出信号。

应理解, 虽然上述以干涉器的输出端口为 4个端口为前提条件下, 描述 了如何获取光信号序列, 但本发明实施例并限于此。 例如, 表 1中示出的端 口与相位的映射关系只是举例说明,本发明还 可以有其他映射关系;再例如, 本发明实施例输出端口也可以是 2个、 5个或 8个输出端口。

因此, 在本发明实施例中, 通过基于 n路或 n-lRZ信号序列, 获取第一 信号序列, 并基于该第一信号序列, 获取原始光信号序列并将该原始光信号 序列发送至分路器, 从而分路器将原始光信号序列分成 n路分光信号序列, 并将该 n路分光信号序列通过 n路光路发送至干涉器, 干涉器对该 n路分光 信号序列进行干涉处理, 得到第一干涉信号序列, 并通过该第一干涉信号序 列各个比特的光信号的相位对应的输出端口, 输出该第一干涉信号序列各个 比特的光信号。 因此, 通过对原始信号序列进行先分光再干涉的处理 , 可以 增加输出光信号的功率, 从而可以提高 PON下行功率预算。

以上已结合图 1至图 5描述了根据本发明实施例的信息获取方法, 以下 将结合图 6至图 8描述根据本发明实施例的信息处理装置。

图 6是根据本发明实施例的信息处理装置 300的示意性框图。如图 6所 示, 该装置 300包括分路器 310和干涉器 320。 其中, 分路器 310用于获取 原始光信号序列, 基于该原始光信号序列, 将该原始光信号序列分成 n路分 光信号序列, 并将该 n路分光信号序列通过 n路光路发送至干涉器, 其中, 用于发送该 n路分光信号序列的 n路光路中的每两路光路之间具有光路差, 且该 n路光路中的一路光路用于发送该 n路分光信号序列中的一路分光信号 序列; 干涉器 320用于对该 n路分光信号序列进行干涉处理, 得到第一干涉 信号序列, 并通过该第一干涉信号序列各个比特的光信号 的相位对应的输出 端口, 输出该第一干涉信号序列各个比特的光信号。

可选地, 该分路器 310具体用于: 该分路器将该原始光信号序列分成 4 路分光信号序列, 其中, 用于分别发送该 4路分光信号序列的 4路光路中的 每相邻两路光路之间具有 1比特传输距离的光路差;该干涉器 320具体用于: 通过 mod ( 0 !, i + θ 2, i+1 + θ 3, i+2 + θ 4, i+3 , 2兀 )确定该第一干涉信号序列第 i 比特的光信号的相位, 并通过该第一干涉信号序列的第 i比特的光信号的相 位对应的输出端口, 输出该第一干涉信号序列的第 i比特的光信号, 其中, Θ w表示该 4路分光信号序列中第一路分光信号序列的第 i比特的光信号的 相位, θ 2 , i+ i 表示该 4路分光信号序列中第二路分光信号序列的第 i+1比特 的光信号的相位, e 2 , i+2 表示该 4路分光信号序列中第三路分光信号序列的 第 i+2比特的光信号的相位, Θ 2 , i+3 表示该 4路分光信号序列中第四路分光 信号序列的第 i+3比特的光信号的相位。

可选地,该原始光信号序列的每个比特的光信 号的相位为 π/2的整数倍。 可选地, 该分路器 310具体用于: 将该原始光信号序列基于信号强度等 比例分成 η路分光信号序列。

因此, 在本发明实施例中, 分路器将原始光信号序列分成 η路分光信号 序列, 并将该 η路分光信号序列通过 η路光路发送至干涉器, 干涉器对该 η 路分光信号序列进行干涉处理, 得到第一干涉信号序列, 并通过该第一干涉 信号序列各个比特的光信号序列的相位对应的 输出端口,输出该第一干涉信 号序列各个比特的光信号, 从而, 通过对原始光信号序列进行先分光再干涉 的处理, 可以减小由单纯的分路器带来的光功率损失, 增加每路输出信号的 光强度, 从而可以提高 ΡΟΝ下行功率预算。

图 7是根据本发明实施例的信息处理装置 400的示意性框图。如图 7所 示, 该装置 400包括第一获取单元 410和第二获取单元 420。 其中, 第一获 取单元 410用于基于 η路或 η-1路归零 RZ信号序列, 获取第一信号序列, 该第一信号序列的各个比特的相位用于表征该 η路或 η-1路 RZ信号序列中 各个比特的光信号的存在情况, 其中, 在该第一信号序列是基于 η路 RZ信 号序列获取的时, 该 η路 RZ信号序列在同一比特上均只有一路 RZ信号序 列有光信号, 在该第一信号序列是基于 η-1路 RZ信号序列获取的时, 在该 第一信号序列是基于 n-1路 RZ信号序列获取的时,在至少一个比特上该 n-1 路 RZ信号序列均没有光信号;第二获取单元 420用于基于该第一信号序列, 获取原始光信号序列, 并将该原始光信号序列传输至分路器, 其中, 该原始 光信号序列满足以下条件: 在该分路器将该原始光信号序列分成 n路分光信 号序列, 并将该 n路分光信号序列通过 n路光路发送至干涉器时, 该干涉器 能够通过对该 n路分光信号序列进行干涉处理, 得到第一干涉信号序列, 并 通过该第一干涉信号序列各个比特的光信号的 相位对应的输出端口,输出该 第一干涉信号序列各个比特的光信号, 其中, 用于发送该 n路分光信号序列 的 n路光路中的每两路光路之间具有光路差,且 n路光路中的一路光路用 于发送该 n路分光信号序列中的一路分光信号序列。

可选地, 该第一获取单元 410具体用于: 基于 3路 4路 RZ信号序列在 第 g比特的信号的存在情况,确定该第一信号序 的第 g比特的相位,其中, g=l , 2, 3...m, m是该第一信号序列所具有的比特总数; 该第二获取单元 420 具体用于: 预设该原始光信号序列的前三比特的相位, 并通过 6 i=mod ( pr Θ . !- 0 .2- 0 .3 , 2π )获取该原始光信号序列的第 i比特的相位, 其中, pi 是该第一信号序列的第 i比特的相位, θ _ 3 是该原始信号序列的第 1比特的 相位, Θ _ 2 是该原始信号序列的第 2比特的相位, 是该原始信号序列的 第 3比特的相位, 6 i是该第一信号序列的第 i+3比特的相位, 其中, i=l , 2, 3...m。

可选地, 该第一信号序列的第 g比特的相位为 π/2的整数倍, θ . θ . 2 以及 θ _ 3 为 π/2的整数倍。

因此, 在本发明实施例中, 通过基于 η路或 n-1路 RZ信号序列, 获取 第一信号序列, 并基于该第一信号序列, 获取原始光信号序列并将该原始光 信号序列发送至分路器,从而分路器将原始光 信号序列分成 n路分光信号序 歹l , 并将该 n路分光信号序列通过 n路光路发送至干涉器, 干涉器对该 n路 分光信号序列进行干涉处理, 得到第一干涉信号序列, 并通过该第一干涉信 号序列各个比特的光信号的相位对应的输出端 口,输出该第一干涉信号序列 各个比特的光信号。 因此, 通过对原始信号序列进行先分光再干涉的处理 , 可以增加每路输出光信号的功率, 从而可以提高 PON下行功率预算。

图 8是根据本发明实施例的信息处理装置 500的示意性框图。如图 8所 示, 该装置 500包括存储器 510和处理器 520; 其中, 该存储器 510存储程 序代码, 该处理器 520调用该存储器 510存储的该程序代码, 用于执行以下 步骤: 基于 n路或 n-1路归零 RZ信号序列, 获取第一信号序列, 该第一信 号序列的各个比特的相位用于表征该 n路或 n-1路 RZ信号序列中各个比特 的光信号的存在情况, 其中, 在该第一信号序列是基于 n路 RZ信号序列获 取的时, 该 n路 RZ信号序列在同一比特上均只有一路 RZ信号序列有光信 号, 在该第一信号序列是基于 n-1路 RZ信号序列获取的时, 在该第一信号 序列是基于 n-1路 RZ信号序列获取的时,在至少一个比特上该 n-1路 RZ信 号序列均没有光信号; 基于该第一信号序列, 获取原始光信号序列, 并将该 原始光信号序列传输至分路器, 其中, 该原始光信号序列满足以下条件: 在 该分路器将该原始光信号序列分成 n路分光信号序列, 并将该 n路分光信号 序列通过 n路光路发送至干涉器时,该干涉器能够通过 该 n路分光信号序 列进行干涉处理, 得到第一干涉信号序列, 并通过该第一干涉信号序列各个 比特的光信号的相位对应的输出端口,输出该 第一干涉信号序列各个比特的 光信号, 其中, 用于发送该 n 路分光信号序列的 n 路光路中的每两路光路之 间具有光路差,且该 n路光路中的一路光路用于发送该 n路分光信号序列中 的一路分光信号序列。

可选地, 该处理器 520调用该存储器 510存储的该程序代码, 具体用于 执行以下步骤: 基于 3路 4路 RZ信号序列在第 g比特的信号的存在情况, 确定该第一信号序列的第 g比特的相位, 其中, g=l , 2, 3...m, m是该第 一信号序列所具有的比特总数; 以及该处理器 520调用该存储器 510存储的 该程序代码, 具体用于执行以下步骤: 该基于该第一信号序列获取原始光信 号序列, 包括: 预设该原始光信号序列的前三比特的相位, 并通过 6 i=mod ( Pi - d A - d . 2 - d . 3 , 2π )获取该原始光信号序列的第 i比特的相位, 其中, pi 是该第一信号序列的第 i比特的相位, θ _ 3 是该原始信号序列的第 1比特的 相位, θ _ 2 是该原始信号序列的第 2比特的相位, 是该原始信号序列的 第 3比特的相位, 6 i是该第一信号序列的第 i+3比特的相位, 其中, i=l , 2,

3...m。

可选地, 该第一信号序列的第 g比特的相位为 Till的整数倍, θ .! , θ . 2 以及 θ _ 3 为 π/2的整数倍。

因此, 在本发明实施例中, 通过基于 η路或 n-1路 RZ信号序列, 获取 第一信号序列, 并基于该第一信号序列, 获取原始光信号序列并将该原始光 信号序列发送至分路器,从而分路器将原始光 信号序列分成 n路分光信号序 歹 ij , 并将该 n路分光信号序列通过 n路光路发送至干涉器, 干涉器对该 n路 分光信号序列进行干涉处理, 得到第一干涉信号序列, 并通过该第一干涉信 号序列各个比特的光信号的相位对应的输出端 口,输出该第一干涉信号序列 各个比特的光信号。 因此, 通过对原始信号序列进行先分光再干涉的处理 , 可以增加每路输出光信号的功率, 从而可以提高 PON下行功率预算。

本领域普通技术人员可以意识到, 结合本文中所公开的实施例描述的各 示例的单元及算法步骤, 能够以电子硬件、 或者计算机软件和电子硬件的结 合来实现。 这些功能究竟以硬件还是软件方式来执行, 取决于技术方案的特 定应用和设计约束条件。 专业技术人员可以对每个特定的应用来使用不 同方 法来实现所描述的功能, 但是这种实现不应认为超出本发明的范围。

所属领域的技术人员可以清楚地了解到, 为描述的方便和筒洁, 上述描 述的系统、 装置和单元的具体工作过程, 可以参考前述方法实施例中的对应 过程, 在此不再赘述。

在本申请所提供的几个实施例中, 应该理解到, 所揭露的系统、 装置和 方法, 可以通过其它的方式实现。 例如, 以上所描述的装置实施例仅仅是示 意性的, 例如, 所述单元的划分, 仅仅为一种逻辑功能划分, 实际实现时可 以有另外的划分方式, 例如多个单元或组件可以结合或者可以集成到 另一个 系统, 或一些特征可以忽略, 或不执行。 另一点, 所显示或讨论的相互之间 的耦合或直接耦合或通信连接可以是通过一些 接口, 装置或单元的间接耦合 或通信连接, 可以是电性, 机械或其它的形式。

所述作为分离部件说明的单元可以是或者也可 以不是物理上分开的,作 为单元显示的部件可以是或者也可以不是物理 单元, 即可以位于一个地方, 或者也可以分布到多个网络单元上。可以根据 实际的需要选择其中的部分或 者全部单元来实现本实施例方案的目的。

另外, 在本发明各个实施例中的各功能单元可以集成 在一个处理单元 中, 也可以是各个单元单独物理存在, 也可以两个或两个以上单元集成在一 个单元中。

所述功能如果以软件功能单元的形式实现并作 为独立的产品销售或使 用时, 可以存储在一个计算机可读取存储介质中。 基于这样的理解, 本发明 的技术方案本质上或者说对现有技术做出贡献 的部分或者该技术方案的部 分可以以软件产品的形式体现出来 ,该计算机软件产品存储在一个存储介质 中, 包括若干指令用以使得一台计算机设备(可以 是个人计算机, 服务器, 或者网络设备等)执行本发明各个实施例所述 方法的全部或部分步骤。 而前 述的存储介质包括: U盘、移动硬盘、只读存储器( ROM, Read-Only Memory )、 随机存取存储器(RAM, Random Access Memory ), 磁碟或者光盘等各种可 以存储程序代码的介质。

以上所述, 仅为本发明的具体实施方式, 但本发明的保护范围并不局限 于此, 任何熟悉本技术领域的技术人员在本发明揭露 的技术范围内, 可轻易 想到变化或替换, 都应涵盖在本发明的保护范围之内。 因此, 本发明的保护 范围应所述以权利要求的保护范围为准。