Login| Sign Up| Help| Contact|

Patent Searching and Data


Title:
METHOD AND DEVICE FOR ELIMINATING INTERFERENCE BETWEEN TRANSMISSION CHANNELS OF TRANSMITTER
Document Type and Number:
WIPO Patent Application WO/2014/090164
Kind Code:
A1
Abstract:
Provided are a method and device for eliminating interference between transmission channels of a transmitter. The method for eliminating interference between transmission channels of a transmitter comprises: according to an output signal of an analogue module of a transmission channel to be processed of the transmitter and input signals of a digital module of each transmission channel of all the transmission channels of the transmitter, generating compensation parameters; according to the compensation parameters and the input signals or output signals of the digital modules of other transmission channels except the transmission channel to be processed, generating cancellation signals; and according to the cancellation signals, performing interference elimination processing on the transmission channel to be processed. The method and device for eliminating interference between transmission channels of a transmitter provided in the embodiments of the present invention avoid the increase of the size of the transmitter product, due to the fact that a spatial size between the transmission channels is increased and a physical isolation element is set, thereby improving the effect of interference elimination between transmission channels.

Inventors:
LI XINGWEN (CN)
YE SIQING (CN)
WANG YONGSHENG (CN)
CHANG YAN (CN)
Application Number:
PCT/CN2013/089130
Publication Date:
June 19, 2014
Filing Date:
December 11, 2013
Export Citation:
Click for automatic bibliography generation   Help
Assignee:
HUAWEI TECH CO LTD (CN)
International Classes:
H04L25/03
Domestic Patent References:
WO2007068722A12007-06-21
Foreign References:
CN103001900A2013-03-27
CN1859031A2006-11-08
CN1918811A2007-02-21
Other References:
See also references of EP 2933966A4
None
Download PDF:
Claims:
权 利 要 求 书

1、 一种发射机的发射通道间干扰消除方法, 其特征在于, 包括:

根据所述发射机的待处理的发射通道的模拟模块的输出信号和所述发射机 的所有发射通道中每个发射通道的数字模块的输入信号生成补偿参数; 模块的输入信号或输出信号生成对消信号;

根据所述对消信号对所述待处理的发射通道进行干扰消除处理。

2、根据权利要求 1所述的发射机的发射通道间干扰消除方法,其特征在于, 所述根据所述发射机的待处理的发射通道的模拟模块的输出信号和所述发射机 的所有发射通道中每个发射通道的数字模块的输入信号生成补偿参数, 具体为: 对所述待处理的发射通道的模拟模块的输出信号进行模数转换, 根据模数 转换后的信号和所述所有发射通道的数字模块的输入信号生成注入信号, 根据 所述所有发射通道中每个发射通道的数字模块的输入信号和所述注入信号生成 所述补偿参数;

所述根据模数转换后的信号和所述所有发射通道的数字模块的输入信号生 成注入信号之后, 所述方法还包括:

将所述注入信号输入所述待处理的发射通道的数字模块的训练序列预加子 模块。

3、 根据权利要求 1或 2所述的发射机的发射通道间干扰消除方法, 其特征 在于, 所述根据所述对消信号对所述待处理的发射通道进行干扰消除处理, 具 体为:

将所述待处理的发射通道的数字模块的输出信号与所述对消信号叠加后输 入所述待处理的发射通道的数模转换器。

4、 根据权利要求 1或 2所述的发射机的发射通道间干扰消除方法, 其特征 在于, 根据所述对消信号对所述待处理的发射通道进行干扰消除处理, 具体为: 将所述待处理的发射通道的数字模块的输入信号与所述对消信号叠加后输 入所述待处理的发射通道的数字模块。

5、 一种发射机的发射通道间干扰消除装置, 其特征在于, 包括:

参数生成单元, 用于根据所述发射机的待处理的发射通道的模拟模块的输 出信号和所述发射机的所有发射通道中每个发射通道的数字模块的输入信号生 成补偿参数;

对消信号生成单元, 与所述参数生成单元相连, 用于根据所述补偿参数和 号生成对消信号;

对消处理单元, 与所述对消信号生成单元相连, 用于根据所述对消信号对 所述待处理的发射通道进行干扰消除处理。

6、 根据权利要求 5所述的发射机的发射通道间干扰消除装置, 其特征在于: 号进行模数转换, 根据模数转换后的信号和所述所有发射通道的数字模块的输 入信号生成注入信号, 根据所述所有发射通道中每个发射通道的数字模块的输 入信号和所述注入信号生成所述补偿参数, 将所述注入信号输入所述待处理的 发射通道的数字模块的训练序列预加子模块。

7、 根据权利要求 5或 6所述的发射机的发射通道间干扰消除装置, 其特征 信号与所述对消信号叠加后输入所述待处理的发射通道的数模转换器。

8、 根据权利要求 5或 6所述的发射机的发射通道间干扰消除装置, 其特征 信号与所述对消信号叠加后输入所述待处理的发射通道的数字模块。

9、 根据权利要求 5至 8中任意一项所述的发射机的发射通道间干扰消除装 置, 其特征在于: 所述参数生成单元包括参数生成子单元和反馈信号釆集子单 元;

所述反馈信号釆集子单元包括耦合电路和模数转换器, 所述发射通道的模 拟模块的输出端经由所述耦合电路和所述模数转换器与所述参数生成子单元相 连;

所述参数生成子单元用于根据模数转换器输出的模数转换后的信号和所述 所有发射通道的数字模块的输入信号生成注入信号, 根据所述所有发射通道中 每个发射通道的数字模块的输入信号和所述注入信号生成所述补偿参数, 将所 述注入信号输入所述待处理的发射通道的数字模块的训练序列预加子模块。

10、 根据权利要求 7 所述的发射机的发射通道间干扰消除装置, 其特征在 于: 所述对消处理单元包括加法器, 所述加法器分别与所述发射通道的数字模 块的输出端、 对消信号生成单元的输出端和数模转换器的输入端相连。

11、 根据权利要求 8 所述的发射机的发射通道间干扰消除装置, 其特征在 于: 所述对消处理单元为加法器, 所述加法器与所述发射通道的数字模块的输 入端相连。

12、 一种发射机, 其特征在于, 包括发射通道和根据权利要求 5至 11中任 一项所述的发射机的发射通道间干扰消除装置。

13、 一种基站, 其特征在于, 包括权利要求 12所述的发射机。

Description:
发射机的发射通道间干扰消 除方法及装置 本申请要求于 2 01 2 年 1 2 月 1 1 日提交的中国申请号为 2 01 21 05 31 726. 9 , 发明名称为 "发射机的发射通道间干扰消除方法及 装置" 的中国申请的优先权, 其全部内容通过引用结合在本申请中。 技术领域

本发明实施例涉及通信技术, 尤其涉及一种发射机的发射通道 间干扰消除方法及装置。

背 景技术

随着无线通信技术的发展, 为了提高信息的传输速率, 多输入多 输出天线技术也迅速发展起来。

在设置有多发射通道的发射机中, 多个发射通道之间往往存在干 扰, 影响传输效果。 为了降低发射通道间的干扰, 现有技术中, 通过空 间屏蔽的方式, 增加发射通道间的空间尺寸, 而且, 为了满足隔离度的 要求, 还需要在发射通道间设置螺钉或者导电胶条等 物理手段实现物理 隔离。 发射通道间空间尺寸的增加和物理隔离元件的 设置, 导致了发射 机产品尺寸的增加。

发 明 内 容

本发明实施例提供一种发射机的发射通道间干 扰消除方法及装 置, 以避免发射通道间空间尺寸的增加和物理隔离 元件的设置所导致的 发射机产品尺寸的增加, 提高发射通道间干扰消除效果。

第一方面, 本发明实施例提供一种发射机的发射通道间干 扰消除 方法, 包括:

根据所述发射机的待处理的发射通道的模拟模 块的输出信号和所 述发射机的所有发射通道中每个发射通道的数 字模块的输入信号生成补 偿参数; 道的数字模块的输入信号或输出信号生成对消 信号; 在第一种可能的实现方式中, 所述根据所述发射机的待处理的发 射通道的模拟模块的输出信号和所述发射机的 所有发射通道中每个发射 通道的数字模块的输入信号生成补偿参数, 具体为:

对所述待处理的发射通道的模拟模块的输出信 号进行模数转换, 根据模数转换后的信号和所述所有发射通道的 数字模块的输入信号生成 注入信号, 根据所述所有发射通道中每个发射通道的数字 模块的输入信 号和所述注入信号生成所述补偿参数;

所述根据模数转换后的信号和所述所有发射通 道的数字模块的输 入信号生成注入信号之后, 所述方法还包括:

将所述注入信号输入所述待处理的发射通道的 数字模块的训练序 列预加子模块。

在第二种可能的实现方式中, 所述根据所述对消信号对所述待处 理的发射通道进行干扰消除处理, 具体为:

将所述待处理的发射通道的数字模块的输出信 号与所述对消信号 叠加后输入所述待处理的发射通道的数模转换 器。

在第三种可能的实现方式中, 根据所述对消信号对所述待处理的 发射通道进行干扰消除处理, 具体为:

将所述待处理的发射通道的数字模块的输入信 号与所述对消信号 叠加后输入所述待处理的发射通道的数字模块 。

第二方面, 本发明实施例提供一种发射机的发射通道间干 扰消除 装置, 包括: 模块的 出信号和所述发射机的所有发射通道中每个发 射通道的数字 块的输入信号生成补偿参数;

对消信号生成单元, 与所述参数生成单元相连, 用于根据所述补 入 号或输出信号生成对消信号;

对消处理单元, 与所述对消信号生成单元相连, 用于根据所述对 在第一种可能的实现方式中, 所述参数生成单元具体用于对所述 待处理的发射通道的模拟模块的输出信号进行 模数转换, 根据模数转换 后的信号和所述所有发射通道的数字模块的输 入信号生成注入信号, 根 据所述所有发射通道中每个发射通道的数字模 块的输入信号和所述注入 信号生成所述补偿参数, 将所述注入信号输入所述待处理的发射通道的 数字模块的训练序列预加子模块。

在第二种可能的实现方式中, 所述对消处理单元具体用于将所述 待处理的发射通道的数字模块的输出信号与所 述对消信号叠加后输入所 述待处理的发射通道的数模转换器。

在第三种可能的实现方式中, 所述对消处理单元具体用于将所述 待处理的发射通道的数字模块的输入信号与所 述对消信号叠加后输入所 述待处理的发射通道的数字模块。

在第四种可能的实现方式中, 所述参数生成单元包括参数生成子 单元和反馈信号釆集子单元;

所述反馈信号釆集子单元包括耦合电路和模数 转换器, 所述发射 通道的模拟模块的输出端经由所述耦合电路和 所述模数转换器与所述参 数生成子单元相连。

结合第二方面的第二种可能的实现方式, 在第五种可能的实现方 式中, 所述对消处理单元包括加法器, 所述加法器分别与所述发射通道 的数字模块的输出端、 对消信号生成单元的输出端和数模转换器的输 入 端相连。

结合第二方面的第三种可能的实现方式, 在第六种可能的实现方 式中, 所述对消处理单元为加法器, 所述加法器与所述发射通道的数字 模块的输入端相连。

第三方面, 本发明实施例提供一种发射机, 包括前述的任意一种 发射机的发射通道间的干扰消除装置。

第三方面, 本发明实施例提供一种基站, 包括前述的发射机。 由上述技术方案可知, 本发明实施例提供的发射机的发射通道间 干扰消除方法及装置, 发射通道间干扰消除装置根据发射机的待处理 的 发射通道的模拟模块的输出信号和发射机的所 有发射通道中每个发射通 道的数字模块的输入信号生成补偿参数, 根据补偿参数和除待处理的发 射通道之外的其他发射通道的数字模块的输入 信号或输出信号生成对消 信号, 根据对消信号对待处理的发射通道进行干扰消 除处理。 通过对消 信号消除发射通道间的干扰信号, 避免了发射通道间空间尺寸的增加和 物理隔离元件的设置, 所导致的发射机产品尺寸的增加, 而且, 可以根 据每个发射通道的实际信号情况来生成该对消 信号, 提高了发射通道间 干扰消除效果。 附 图 说明

为了更清楚地说明本发明实施例或现有技术中 的技术方案, 下 面将对实施例或现有技术描述中所需要使用的 附图作一简单地介绍, 显而易见地, 下面描述中的附图是本发明的一些实施例, 对于本领域 普通技术人员来讲, 在不付出创造性劳动性的前提下, 还可以根据这 些附图获得其他的附图。 流程图;

图 2为本发明实施例提供提供的发射机的发射通 结构示意图; 结构示意图;

图 4 为本发明实施例提供的第一种发射通道校正系 统结构示意 图;

图 5 为本发明实施例提供的第二种发射通道校正系 统结构示意 图;

图 6 为本发明实施例提供的第三种发射通道校正系 统结构示意 图;

图 7 为本发明实施例提供的第四种发射通道校正系 统结构示意 图。 具体 实 施方 式

为使本发明实施例的目的、 技术方案和优点更加清楚, 下面将结 合本发明实施例中的附图, 对本发明实施例中的技术方案进行清楚、 完 整地描述, 显然, 所描述的实施例是本发明一部分实施例, 而不是全部 的实施例。 基于本发明中的实施例, 本领域普通技术人员在没有作出创 造性劳动前提下所获得的所有其他实施例, 都属于本发明保护的范围。 程图。 如图 1所示, 本实施例提供的发射机的发射通道间干扰消除 方法 具体可以用于对无线通讯系统中发射机的各发 射通道间干扰的消除, 该 发射机中设置有至少两个发射通道。 每个发射通道的结构可以如图 2所 示, 发射通道包括数字模块 81、 数模转换器 82和模拟模块 83 , 数字模 块 81和模拟模块 83通过数模转换器 82连接。 数字模块 81 包括预失真 ( pre-distortion, 简称 PD )子模块等数字元件, 模拟模块 83包括功率放 大器等模拟元件。 本实施例提供的发射机的发射通道间干扰消除 方法可 以通过发射机的发射通道间干扰消除装置来执 行。

本实施例提供的发射机的发射通道间干扰消除 方法, 具体包括: 步骤 10、 根据所述发射机的待处理的发射通道的模拟模 块的输出 信号和所述发射机的所有发射通道中每个发射 通道的数字模块的输入信 号生成补偿参数;

步骤 20、 根据所述补偿参数和除所述待处理的发射通道 之外的其 他发射通道的数字模块的输入信号或输出信号 生成对消信号;

步骤 30、 根据所述对消信号对所述待处理的发射通道进 行干扰消 除处理。

具体地, 发射机中的每个发射通道用于将数据处理成可 以通过无 线发射的发射信号后发射。 各发射通道中的信号, 尤其是各发射通道的 模拟模块中的模拟信号间会相互干扰。 由于对发射机中的每个发射通道 的处理相同, 为了描述方便, 以下以对发射机中的一个发射通道的干扰 消除过程进行说明, 该发射通道即为待处理的发射通道。

该待处理的发射通道的模拟模块的输出信号例 如可以为功率放大 器输出的模拟信号。 根据该待处理的发射通道的数字模块的输入信 号和 模拟模块的输出信号, 以及其他发射通道的数字模块的输入信号, 可以 判断出其他发射通道中的信号对该待处理的发 射通道中的信号的干扰, 由此确定补偿参数。 根据该补偿参数和除该待处理的发射通道之外 的其 他发射通道的数字模块的输入信号或者数字模 块的输出信号, 得到对消 信号。 该对消信号具体用于消除其他发射通道中的信 号对该待处理的发 射通道产生的干扰信号, 因此, 将该对消信号输入到该待处理的发射通 道中, 经过模拟模块处理后生成信号可以将干扰信号 对消。

本实施例提供的发射机的发射通道间干扰消除 方法, 发射通道间 干扰消除装置根据发射机的待处理的发射通道 的模拟模块的输出信号和 发射机的所有发射通道中每个发射通道的数字 模块的输入信号生成补偿 模块的输入信号或输出信号生成对消信号, 根据对消信号对待处理的发 射通道进行干扰消除处理。 通过对消信号消除发射通道间的干扰信号, 避免了发射通道间空间尺寸的增加和物理隔离 元件的设置, 所导致的发 射机产品尺寸的增加, 而且, 可以根据每个发射通道的实际信号情况来 生成该对消信号, 提高了发射通道间干扰消除效果。

在本实施例中, 步骤 10 , 所述根据所述发射机的待处理的发射通 道的模拟模块的输出信号和所述发射机的所有 发射通道中每个发射通道 的数字模块的输入信号生成补偿参数, 具体可以为:

对所述待处理的发射通道的模拟模块的输出信 号进行模数转换, 根据模数转换后的信号和所述所有发射通道的 数字模块的输入信号生成 注入信号, 根据所述所有发射通道中每个发射通道的数字 模块的输入信 号和所述注入信号生成所述补偿参数;

所述根据模数转换后的信号和所述所有发射通 道的数字模块的输 入信号生成注入信号之后, 所述方法还可以包括:

将所述注入信号输入所述待处理的发射通道的 数字模块的训练序 列预加子模块。

具体地, 待处理的发射通道的模拟模块的输出信号是模 拟信号, 每个发射通道的数字模块的输入信号均为数字 信号, 因此, 可以首先对 该模拟信号进行模数转换, 以便于统一处理。 根据该模数转换后的信号 和所有发射通道的数字模块的输入信号生成注 入信号, 将该注入信号输 入到待处理的发射通道的训练序列预加子模块 , 该训练序列预加子模块 具体耦合在数字模块中的预失真子模块, 以使得预失真子模块的训练序 列预加子模块可以根据注入信号对输入信号进 行预失真处理。 而且, 根 据该注入信号生成补偿参数, 即釆用注入参数法估计补偿参数, 可以提 高补偿参数的准确性, 进一步提高补偿的稳定性。

在实际应用过程中, 可以通过特定的训练方法对信道模型进行训 练。 例如, 在一种实现方式中, 注入信号为 X: X 2

X =

其中, N 为发射机中发射通道的数量, X 中的每个元素表示每个 发射通道的注入信号。 若釆用盲参数法估计补偿参数, 则该 X可以为每 个发射通道的数字模块的输入信号。

反馈信号为 Y:

Μ ΧΗ = Υ · 其中, H为系统矩阵;

H- 1 = (Χ Η Υ)- - (X H X) . 为了简化计算过程, 当各个发射通道的测试信号正交时, 则

其中, σ即为补偿参数。

补偿参数中还包含了隔离度信息, 即在进行补偿参数估计的同时 可以得到发射通道间的隔离度, 无需通过模块外接仪器进行隔离度的测 试, 提高了隔离度的测试效率。

在本实施例中, 步骤 30 , 所述根据所述对消信号对所述待处理的 发射通道进行干扰消除处理, 具体可以为:

将所述待处理的发射通道的数字模块的输出信 号与所述对消信号 叠加后输入所述待处理的发射通道的数模转换 器。

具体地, 在一种实现方式中, 可以根据对消信号对待处理的发射 通道的数字模块的输出信号进行处理后再输入 数模转换器进行数模转 换。 该处理过程具体可以为, 若生成的对消信号在经过模拟模块处理后 得到的信号为与干扰信号相同的信号, 则可以将数字模块的输出信号减 去该对消信号。也可以在生成该对消信号时就 对对消信号进行反相处理, 则可以数字模块的输出信号加上该反相后的对 消信号。

在本实施例中, 步骤 30 , 根据所述对消信号对所述待处理的发射 通道进行干扰消除处理, 具体可以为:

将所述待处理的发射通道的数字模块的输入信 号与所述对消信号 叠加后输入所述待处理的发射通道的数字模块 。

具体地, 在另一种实现方式中, 可以根据对消信号对待处理的发 射通道的数字模块的输入信号进行处理, 再将处理后的输入信号输入到 数字模块中。 该处理过程与上述实现方式中的处理过程类似 , 在此不再 赘述。 构示意图。 如图 3所示, 本实施例提供的发射机的发射通道间干扰消除 装置具体可以实现本发明任意实施例提供的发 射机的发射通道间干扰消 除方法的各个步骤, 具体实现过程在此不再赘述。 本实施例提供的发射 机的发射通道间干扰消除装置包括: 参数生成单元 11、 对消信号生成单 元 12和对消处理单元 13。 所述参数生成单元 11用于根据所述发射机的 待处理的发射通道的模拟模块 83 的输出信号和所述发射机的所有发射 通道中每个发射通道的数字模块 81的输入信号生成补偿参数。所述对消 信号生成单元 12与所述参数生成单元 11相连, 用于根据所述补偿参数 信号或输出信号生成对消信号。所述对消处理 单元、 13:所述对消信号生 成单元 12相连,用于根据所述对消信号对所述待处理 发射通道进行干 扰消除处理。

图 4为本发明实施例提供的第一种发射通道校正 统结构示意图。 发射通道的校正过程进行说明。

假设发射机中设置有 N个发射通道, N > 2 ,分别为第 1发射通道、 第 2发射通道….和第 N发射通道, 各发射通道的数字模块 81的输入信 号分别为 Al、 A2、 ... .、 AN, 各发射通道的数字模块 81 的输出信号分 别为 Bl、 B2、 ... .、 BN, 各发射通道的模拟模块 83 的输出信号分别为 Cl、 C2、 ... .、 CN。 以第 1发射通道为待处理的发射通道为例, 参数生成单元 11根据 第 1发射通道的模拟模块 83的输出信号 C1和第 1发射通道至第 N发射 通道的数字模块 81的输入信号 A1至 AN生成补偿参数。 对消信号生成 单元 12根据参数生成单元 11生成的补偿参数和第 2发射通道至第 N发 射通道的数字模块 81的输出信号 B2至 BN生成对消信号。 对消处理单 元 13根据对消信号对第 1发射通道进行干扰消除处理。在图 4所示实施 例中, 对消处理单元 13连接在第 1发射通道的数字模块 81和数模转换 器 82之间, 对消处理单元 13通过对消信号对第 1发射通道的数字模块 81的输出信号进行处理后输入到数模转换器 82中。

值得注意的是, 图 4 仅示出了一种具体的实现方式, 但是本发明 并不以此为限。 发射机的发射通道间干扰消除装置的对消信号 生成单元 12还可以根据补偿参数和第 2发射通道至第 N发射通道的数字模块 81 的输入信号 A2至 AN生成对消信号。 对消处理单元 13还可以设置在第 1发射通道的数字模块 81 的上一级, 即对消处理单元 13可以通过对消 信号对数字模块 81的输入信号进行处理后再输入到该数字模块 81中。

本实施例提供的发射机的发射通道间干扰消除 装置, 参数生成单 元 11根据发射机的待处理的发射通道的模拟模块 83的输出信号和发射 机的所有发射通道中每个发射通道的数字模块 81 的输入信号生成补偿 参数,对消信号生成单元 12根据补偿参数和除待处理的发射通道之外的 其他发射通道的数字模块 81的输入信号或输出信号生成对消信号,对消 处理单元 13根据对消信号对待处理的发射通道进行干扰 除处理。通过 对、 %信号消除发射通道间的干扰信号, 避免了发射通道间空间尺寸的增 加和物理隔离元件的设置, 所导致的发射机产品尺寸的增加, 而且, 可 以根据每个发射通道的实际信号情况来生成该 对消信号, 提高了发射通 道间干扰消除效果。

在实际实现过程中, 参数生成单元 1 1 和对消信号生成单元 12可 以通过 FPGA ( Field-Programmable Gate Array, 现场可编程门阵列 ) 、 ASIC ( Application Specific Integrated Circuit, 专用集成电路) 或者 DSP ( Digital Signal Processor数字信号处理器) 等硬件来为实现。 可以为每 个发射通道都设置单独的发射通道间干扰消除 装置, 每个发射通道的发 射通道间干扰消除装置中的参数生成单元 11和对消信号生成单元 12也 可以集成在一起, 其具体实现形式不以本实施例为限。 在本实施例中, 所述参数生成单元 11具体用于对所述待处理的发 射通道的模拟模块 83的输出信号进行模数转换,根据模数转换后 信号 和所述所有发射通道的数字模块 81的输入信号生成注入信号,根据所述 所有发射通道中每个发射通道的数字模块 81 的输入信号和所述注入信 号生成所述补偿参数, 将所述注入信号输入所述待处理的发射通道的 数 字模拟模块 83的训练序列预加子模块。

图 5为本发明实施例提供的第二种发射通道校正 统结构示意图。 发射通道的校正过程进行说明。

假设发射机中设置有 N个发射通道, N > 2 ,分别为第 1发射通道、 第 2发射通道….和第 N发射通道, 各发射通道的数字模块 81的输入信 号分别为 Al、 A2、 ... .、 AN, 各发射通道的数字模块 81 的输出信号分 别为 Bl、 B2、 ... .、 BN, 各发射通道的模拟模块 83 的输出信号分别为 Cl、 C2、 ... .、 CN。

以第 1发射通道为待处理的发射通道为例, 参数生成单元 11对第 1发射通道的模拟模块 83的输出信号 C1进行模数转换, 根据模数转换 后的信号和第 1发射通道至第 N发射通道的数字模块 81的输入信号 A1 至 AN生成注入信号 R1 , 将注入信号 R1输入到第 1发射通道的数字模 块 81的训练序列预加子模块 811 , 根据注入信号 R1和第 1发射通道至 第 N发射通道的数字模块 81的输入信号 A1至 AN生成补偿参数。对消 信号生成单元 12根据参数生成单元 11生成的补偿参数和第 2发射通道 至第 N发射通道的数字模块 81的输出信号 B2至 BN生成对消信号。 对 消处理单元 13根据对消信号对第 1发射通道进行干扰消除处理。

在本实施例中, 所述对消处理单元具体用于将所述待处理的发 射 通道的数字模块的输出信号与所述对消信号叠 加后输入所述待处理的发 射通道的数模转换器。

在本实施例中, 所述对消处理单元具体用于将所述待处理的发 射 通道的数字模块的输入信号与所述对消信号叠 加后输入所述待处理的发 射通道的数字模块。

在本实施例中, 所述参数生成单元包括参数生成子单元和反馈 信 号釆集子单元; 所述反馈信号釆集子单元包括耦合电路和模数 转换器, 所述发射通道的模拟模块的输出端经由所述耦 合电路和所述模数转换器 与所述参数生成子单元相连。

在本实施例中, 所述对消处理单元包括加法器, 所述加法器分别 与所述发射通道的数字模块的输出端、 对消信号生成单元的输出端和数 模转换器的输入端相连。

图 6为本发明实施例提供的第三种发射通道校正 统结构示意图。 发射通道的校正过程进行说明。

假设发射机中设置有 N个发射通道, N > 2 ,分别为第 1发射通道、 第 2发射通道…和第 N发射通道, 各发射通道的数字模块 81 的输入信 号分别为 Al、 A2 AN, 各发射通道的数字模块 81的输出信号分别 为 Bl、 B2 BN, 各发射通道的模拟模块 83的输出信号分别为 Cl、

C2 CN。

以第 1发射通道为待处理的发射通道为例, 耦合电路 31釆集第 1 发射通道的模拟模块 83的输出信号 C1 , 模数转换器 32将输出信号 C1 进行模数转换后输入参数生成子单元, 参数生成子单元根据模数转换后 的信号和第 1发射通道至第 N发射通道的数字模块 81的输入信号 A1至 AN生成注入信号 R1 , 将注入信号 R1输入到第 1发射通道的数字模块 81的训练序列预加子模块 811 ,根据注入信号 R1和第 1发射通道至第 N 发射通道的数字模块 81的输入信号 A1至 AN生成补偿参数。 对消信号 生成单元 12根据参数生成子单元生成的补偿参数和第 2发射通道至第 N 发射通道的数字模块 81的输出信号 B2至 BN生成对消信号, 输入到连 接在第 1发射通道的数字模块 81与数模转换器 82之间的加法器, 以实 现对第 1发射通道进行干扰消除处理。

在本实施例中, 所述对消处理单元为加法器, 所述加法器与所述 发射通道的数字模块的输入端相连。

图 7为本发明实施例提供的第四种发射通道校正 统结构示意图。 发射通道的校正过程进行说明。

发射机中设置有两个发射通道, 分别为第一发射通道和第二发射 通道。 第一发射通道包括第一数字模块、 第一数模转换器 DAC1和第一 模拟模块 42 , 第一数字模块包括第一训练序列预加子模块 41。 第一数字 模块的输入信号为 A1 , 第一数字模块的输出信号 B1 , 第一模拟模块 42 的输出信号为 Cl。 第二发射通道包括第二数字模块、 第二数模转换器 DAC2和第二模拟模块 52 , 第二数字模块包括第二训练序列预加子模块 51。 第二数字模块的输入信号为 A2 , 第二数字模块的输出信号 B2 , 第 二模拟模块 52的输出信号为 C2。

发射机的发射通道间干扰消除装置包括参数生 成子单元 61、 第一 耦合电路 43、 第二耦合电路 53、 开关 S、 模数转换器 ADC、 第一对消 信号生成单元 44、 第二对消信号生成单元 54、 第一加法器 U1和第二加 法器 U2。通过开关 S可以控制第一耦合电路 43或第二耦合电路 53与模 数转换器 ADC电性连通。

对于第一发射通道, 第一耦合电路 43釆集第一发射通道的第一模 拟模块 42的输出信号 C1 , 模数转换器 ADC将输出信号 C1进行模数转 换后输入参数生成子单元 61 , 参数生成子单元 61根据模数转换后的信 号、 第一发射通道的第一数字模块的输入信号 A1 和第二发射通道的第 一数字模块的输入信号 A2生成注入信号 R1 , 将注入信号 R1输入到第 一发射通道的第一训练序列预加子模块 41 , 根据注入信号 Rl、 第一发 射通道的第一数字模块的输入信号 A1 和第二发射通道的第一数字模块 的输入信号 A2生成补偿参数。 第一对消信号生成单元 44根据参数生成 子单元 61 生成的补偿参数和第二发射通道的第二数字模 块的输出信号 B2生成对消信号,输入到连接在第一发射通道 第一数字模块与第一数 模转换器 DAC1之间的第一加法器 U1 ,以实现对第一发射通道进行干扰 消除处理。

对于第二发射通道, 第二耦合电路 53釆集第二发射通道的第二模 拟模块 52的输出信号 C2 , 模数转换器 ADC将输出信号 C2进行模数转 换后输入参数生成子单元 61 , 参数生成子单元 61根据模数转换后的信 号、 第二发射通道的第二数字模块的输入信号 A1 和第二发射通道的第 二数字模块的输入信号 A2生成注入信号 R2 , 将注入信号 R2输入到第 二发射通道的第二训练序列预加子模块 51 , 根据注入信号 R2、 第二发 射通道的第二数字模块的输入信号 A1 和第二发射通道的第二数字模块 的输入信号 A2生成补偿参数。 第二对消信号生成单元 54根据参数生成 子单元 61 生成的补偿参数和第一发射通道的第一数字模 块的输出信号 B1生成对消信号,输入到连接在第二发射通道 第二数字模块与第二数 模转换器 DAC2之间的第二加法器 U2 ,以实现对第二发射通道进行干扰 消除处理。

本领域普通技术人员可以理解: 实现上述方法实施例的全部或部 分步骤可以通过程序指令相关的硬件来完成, 前述的程序可以存储于一 计算机可读取存储介质中, 该程序在执行时, 执行包括上述方法实施例 的步骤; 而前述的存储介质包括: ROM、 RAM, 磁碟或者光盘等各种可 以存储程序代码的介质。

最后应说明的是: 以上实施例仅用以说明本发明的技术方案, 而 非对其限制; 尽管参照前述实施例对本发明进行了详细的说 明, 本领域 的普通技术人员应当理解: 其依然可以对前述各实施例所记载的技术方 案进行修改, 或者对其中部分技术特征进行等同替换; 而这些修改或者 替换,并不使相应技术方案的本质脱离本发明 各实施例技术方案的范围。