Login| Sign Up| Help| Contact|

Patent Searching and Data


Title:
MODULAR CONVERTER BASED ON MULTI-LEVEL DISTRIBUTED CIRCUITS WITH A CAPACITIVE MID-POINT
Document Type and Number:
WIPO Patent Application WO/2011/073466
Kind Code:
A1
Abstract:
The invention relates to a converter circuit composed of at least one phase module which incorporates an upper part or assembly and a lower part or assembly formed by at least one upper subsystem of two terminals and a lower subsystem, respectively. Each of these subsystems is based on a multi-level electrical circuit with a capacitive mid-point which is specified in great detail in this invention. One of the ends of the resultant upper assembly is connected to a positive conductor or pole and the other end is connected to the AC phase or central point of the phase module. Moreover, the lower assembly is arranged in a symmetrical manner with respect to the AC phase or central point of the phase module and the other end is connected to a negative conductor or pole. It is optionally necessary to use one or more electromagnetic elements at the connection points with the positive conductor or pole, the negative conductor or pole and the central point or the AC phase. The potential between the positive and negative poles establishes the DC voltage of the phase module of the converter circuit.

Inventors:
AURTENETXEA LARRINAGA SERGIO (ES)
LARRAZABAL BENGOETXEA IGOR (ES)
ELORRIAGA LLANOS JOSU (ES)
Application Number:
PCT/ES2009/070606
Publication Date:
June 23, 2011
Filing Date:
December 18, 2009
Export Citation:
Click for automatic bibliography generation   Help
Assignee:
INGETEAM TECHNOLOGY S A (ES)
AURTENETXEA LARRINAGA SERGIO (ES)
LARRAZABAL BENGOETXEA IGOR (ES)
ELORRIAGA LLANOS JOSU (ES)
International Classes:
H02M7/49; H02M7/487
Domestic Patent References:
WO2009115124A12009-09-24
Foreign References:
DE102005041087A12007-03-01
US6480403B12002-11-12
DE10103031A12002-07-25
US7577008B22009-08-18
US3909685A1975-09-30
US3867643A1975-02-18
Other References:
JOSÉ RODRÍGUEZRODRIGUEZ ET AL: "Multilevel Inverters: A Survey of Topologies, Controls, and Applications", IEEE TRANSACTIONS ON INDUSTRIAL ELECTRONICS, IEEE SERVICE CENTER, PISCATAWAY, NJ, USA, vol. 49, no. 4, 1 August 2002 (2002-08-01), XP011073746, ISSN: 0278-0046
KUI WANG ET AL: "A new transformerless cascaded multilevel converter topology", ENERGY CONVERSION CONGRESS AND EXPOSITION, 2009. ECCE. IEEE, IEEE, PISCATAWAY, NJ, USA, 20 September 2009 (2009-09-20), pages 3124 - 3129, XP031608172, ISBN: 978-1-4244-2893-9
NOGUCHI T ET AL: "New topologies of multi-level power converters for use of next-generation ultra high-speed switching devices", ENERGY CONVERSION CONGRESS AND EXPOSITION, 2009. ECCE. IEEE, IEEE, PISCATAWAY, NJ, USA, 20 September 2009 (2009-09-20), pages 1968 - 1975, XP031608134, ISBN: 978-1-4244-2893-9
Attorney, Agent or Firm:
PONS ARIÑO, Ángel (ES)
Download PDF:
Claims:
REIVINDICACIONES

Un circuito convertidor que comprende al menos un módulo de fase (100) formado por un conjunto superior (95), que comprende al menos un subsistema superior (90) dotado de un par de terminales de conexión, y un conjunto inferior (96), que comprende al menos un subsistema inferior (91 ) dotado de otro par de terminales de conexión, caracterizado porque cada subsistema (90; 91 ) comprende: cuatro interruptores (51 , 53, 55, 57; 59, 61 , 63, 65) basados en dispositivos semiconductores que pueden ser controlados tanto en su encendido como en el apagado, conectados eléctricamente en serie, donde la unión entre los interruptores centrales (53, 55) y el emisor del interruptor inferior (51 ) constituyen los terminales de conexión del subsistema superior (90), y donde el colector del interruptor superior (59) y la unión entre los dos interruptores centrales (61 , 63) constituyen los terminales de conexión del subsistema inferior (91 ); cuatro diodos (52, 54, 56, 58; 60, 62, 64, 66), cada uno conectado eléctricamente en antiparalelo con cada interruptor (51 , 53, 55, 57; 59, 61 , 63, 65), dos capacidades (75, 76; 77, 78) de almacenamiento unipolar conectadas eléctricamente en serie entre si y en paralelo con los cuatro interruptores (51 , 53, 55, 57; 59, 61 , 63, 65); unos primer y segundo diodos de enlace (68a, 70a; 72a, 74a) , donde el primer diodo de enlace (70a; 72a) tiene el cátodo conectado entre la unión del emisor y colector de los dos interruptores superiores (55, 57; 59; 61 ) y el ánodo en la unión entre las dos capacidades (75, 76; 77, 78), y donde el segundo diodo de enlace (68a; 74a) tiene el ánodo conectado entre la unión del emisor y el colector de los dos interruptores inferiores (51 , 53; 63; 65) y el cátodo en la unión entre las dos capacidades (75, 76; 77, 78); y un sistema electrónico de gestión (80; 81 ) asociado a un potencial de referencia (Po) situado entre las dos capacidades (75, 76; 77, 78), que controla el funcionamiento del subsistema (90; 91 ) y permite su comunicación con un sistema de control de orden superior.

El circuito convertidor de la reivindicación 1 , que además comprende al menos un elemento electromagnético (30) que facilita la conexión entre los conjuntos superior (95) e inferior (96) y el polo positivo (P), el polo negativo (N) y/o el punto central (L).

El circuito convertidor de cualquiera de las reivindicaciones 1 -2, donde los interruptores (51 , 53, 55, 57; 59, 61 , 63, 65) están implementados mediante IGBTs (Insulated Gate Bipolar Transistor), IGCTs (Integrated Gate Commutated Tyristor), GTOs (Gate turn-off Tyristor) y/o transistores de efecto de campo MOS.

El circuito convertidor de cualquiera de las reivindicaciones 1 -3, que además comprende al menos una conexión (83, 84; 85, 86) de fibra óptica para la comunicación del sistema electrónico de gestión (80, 81 ) con el sistema de control de orden superior.

Un circuito convertidor que comprende al menos un módulo de fase (100) formado por un conjunto superior (95), que comprende al menos un subsistema superior (90) dotado de un par de terminales de conexión, y un conjunto inferior (96), que comprende al menos un subsistema inferior (91 ) dotado de otro par de terminales de conexión, caracterizado porque cada subsistema (90; 91 ) comprende: cuatro interruptores (51 , 53, 55, 57; 59, 61 , 63, 65) basados en dispositivos semiconductores que pueden ser controlados tanto en su encendido como en el apagado, conectados eléctricamente en serie, donde la unión entre los interruptores centrales (53, 55) y el emisor del interruptor inferior (51 ) constituyen los terminales de conexión del subsistema superior (90), y donde el colector del interruptor superior (59) y la unión entre los dos interruptores centrales (61 , 63) constituyen los terminales de conexión del subsistema inferior (91 ); cuatro diodos (52, 54, 56, 58; 60, 62, 64, 66), cada uno conectado eléctricamente en antiparalelo con cada interruptor (51 , 53, 55, 57; 59, 61 , 63, 65), dos capacidades (75, 76; 77, 78) de almacenamiento unipolar conectadas eléctricamente en serie entre si y en paralelo con los cuatro interruptores (51 , 53, 55, 57; 59, 61 , 63, 65); unos primer y segundo interruptores de enlace (67b, 69b; 71 b,

73b), donde el colector del primer interruptor de enlace (69b; 71 b) está conectado entre la unión del emisor y colector de los dos interruptores superiores (55, 57; 59, 61 ) y el emisor en la unión entre las capacidades (75, 76; 77, 78), y donde que el emisor del segundo interruptor de enlace (67b; 73b) está conectado entre la unión del emisor y el colector de los dos interruptores inferiores (51 , 53; 63, 65) y el colector en la unión entre las capacidades (75, 76; 77, 78); dos diodos (68b, 70b; 72b, 74b), cada uno conectado eléctricamente en antiparalelo con cada interruptor de enlace (67b, 69b; 71 b, 73b), y un sistema electrónico de gestión (80; 81 ) asociado a un potencial de referencia (Po) situado entre las dos capacidades (75, 76; 77, 78) que controla el funcionamiento del subsistema (90; 91 ) y su comunicación con un sistema de control de orden superior.

El circuito convertidor de la reivindicación 5, que además comprende al menos un elemento electromagnético (30) que facilita la conexión entre los conjuntos superior (95) e inferior (96) y el polo positivo (P), el polo negativo (N) y/o el punto central (L).

El circuito convertidor de cualquiera de las reivindicaciones 5-6, donde los interruptores (51 , 53, 55, 57; 59, 61 , 63, 65) están implementados mediante IGBTs (Insulated Gate Bipolar Transistor), IGCTs (Integrated Gate Commutated Tyristor), GTOs (Gate turn-off Tyristor) y/o transistores de efecto de campo MOS.

El circuito convertidor de cualquiera de las reivindicaciones 5-7, que además comprende al menos una conexión (83, 84; 85, 86) de fibra óptica para la comunicación del sistema electrónico de gestión (80, 81 ) con el sistema de control de orden superior.

Un circuito convertidor que comprende al menos un módulo de fase (100) formado por un conjunto superior (95), que comprende al menos un subsistema superior (90) dotado de un par de terminales de conexión, y un conjunto inferior (96), que comprende al menos un subsistema inferior (91 ) dotado de otro par de terminales de conexión, caracterizado porque cada subsistema (90; 91 ) comprende: cuatro interruptores (51 , 53, 55, 57; 59, 61 , 63, 65) basados en dispositivos semiconductores que pueden ser controlados tanto en su encendido como en el apagado, conectados eléctricamente en serie, donde la unión entre los interruptores centrales (53, 55) y el emisor del interruptor inferior (51 ) constituyen los terminales de conexión del subsistema superior (90) y donde el colector del interruptor superior (59) y la unión entre los dos interruptores centrales (61 , 63) constituyen los terminales de conexión del subsistema inferior (91 ); cuatro diodos (52, 54, 56, 58; 60, 62, 64, 66), cada uno conectado eléctricamente en antiparalelo con cada interruptor (51 , 53, 55, 57; 59, 61 , 63, 65), dos capacidades (75, 76; 77, 78) de almacenamiento unipolar conectadas eléctricamente en serie entre si y en paralelo con los cuatro interruptores (51 , 53, 55, 57; 59, 61 , 63, 65); un primer y segundo interruptores de enlace (67c, 69c; 71 c, 73c) dispuestos opuestamente en serie, donde el colector del primer interruptor está conectado entre la unión del emisor y colector de los dos interruptores centrales (53, 55; 61 , 63) y el emisor está conectado al emisor del segundo interruptor de enlace (69c, 73c), y donde el colector del segundo interruptor de enlace (69c, 73c) está conectado a la unión entre las capacidades (75, 76; 77, 78); dos diodos adicionales (70c, 68c; 72c, 74c), cada uno conectado eléctricamente en antiparalelo con cada interruptor de enlace (67c, 69c; 71 c, 73c), y un sistema electrónico de gestión (80; 81 ) asociado a un potencial de referencia (Po) situado entre las dos capacidades (75, 76; 77, 78) que controla el funcionamiento del subsistema (90; 91 ) y su comunicación con un sistema de control de orden superior.

El circuito convertidor de la reivindicación 9, que además comprende al menos un elemento electromagnético que facilita la conexión entre los conjuntos superior (95) e inferior (96) y el polo positivo (P), el polo negativo (N) y/o el punto central (L). 11 . El circuito convertidor de cualquiera de las reivindicaciones 9-10, donde los interruptores (51 , 53, 55, 57; 59, 61 , 63, 65) están implementados mediante IGBTs (Insulated Gate Bipolar Transistor), IGCTs (Integrated Gate Commutated Tyristor), GTOs (Gate turn-off Tyristor) y/o transistores de efecto de campo MOS.

12. El circuito convertidor de cualquiera de las reivindicaciones 9-1 1 , que además comprende al menos una conexión (83, 84; 85, 86) de fibra óptica para la comunicación del sistema electrónico de gestión (80; 81 ) con el sistema de control de orden superior.

13. Un circuito convertidor que comprende al menos un módulo de fase (100) formado por un conjunto superior (95), que comprende al menos un subsistema superior (90) dotado de un par de terminales de conexión, y un conjunto inferior (96), que comprende al menos un subsistema inferior (91 ) dotado de otro par de terminales de conexión, caracterizado porque cada subsistema (90; 91 ) comprende: cuatro interruptores (51 , 53, 55, 57; 59, 61 , 63, 65) basados en dispositivos semiconductores que pueden ser controlados tanto en su encendido como en el apagado, conectados eléctricamente en serie, donde la unión entre los interruptores centrales (53, 55) y el emisor del interruptor inferior (51 ) constituyen los terminales de conexión del subsistema superior (90), y donde el colector del interruptor superior (59) y la unión entre los dos interruptores centrales (61 , 63) constituyen los terminales de conexión del subsistema inferior (91 ); cuatro diodos (52, 54, 56, 58; 60, 62, 64, 66), cada uno conectado eléctricamente en antiparalelo con cada interruptor (51 , 53, 55, 57; 59, 61 , 63, 65), dos capacidades (75, 76; 77, 78) de almacenamiento unipolar conectadas eléctricamente en serie entre si y en paralelo con los cuatro interruptores (51 , 53, 55, 57; 59, 61 , 63, 65); una capacidad flotante (74d; 79d) conectada eléctricamente en paralelo con los dos interruptores centrales (53, 55; 61 , 63); y un sistema electrónico de gestión (80; 81 ) asociado a un potencial de referencia (Po) situado entre las dos capacidades (75, 76; 77, 78), que controla el funcionamiento del subsistema (90, 91 ) y permite su comunicación con un sistema de control de orden superior. El circuito convertidor de la reivindicación 13, que además comprende al menos un elemento electromagnético (30) que facilita la conexión entre los conjuntos superior (95) e inferior (96) y el polo positivo (P), el polo negativo (N) y punto central (L).

El circuito convertidor de cualquiera de las reivindicaciones 13-14, donde los interruptores (51 , 53, 55, 57; 59, 61 , 63, 65) son implementados mediante IGBTs (Insulated Gate Bipolar Transistor), IGCTs (Integrated Gate Commutated Tyristor), GTOs (Gate turn-off Tyristor) y/o transistores de efecto de campo MOS.

El circuito convertidor de cualquiera de las reivindicaciones 13-15, que además comprende al menos una conexión (83, 83; 85, 86) de fibra óptica para la comunicación del sistema electrónico de gestión (80; 81 ) con el sistema de control de orden superior.

Un circuito convertidor que comprende al menos un módulo de fase (100) formado por un conjunto superior (95) y otro inferior (96), compuestos por cualquier combinación de los subsistemas de las reivindicaciones 1 , 5, 9 o 13, caracterizado porque los terminales de conexión de los subsistemas superiores e inferiores (90 y 91 ) son equivalentes y se realizan entre los dos interruptores centrales y el punto medio capacitivo. 18. Un circuito convertidor híbrido que comprende al menos un módulo de fase (100) formado por un conjunto superior (95), que comprende al menos dos subsistemas superiores (90), y un conjunto inferior (96), que comprende al menos dos subsistemas inferiores (91 ), caracterizado porque los subsistemas comprenden cualquier combinación de los subsistemas de las reivindicaciones 1 , 5, 9, 13 o

17.

Description:
CONVERTIDOR MODULAR BASADO EN CIRCUITOS DISTRIBUIDOS ULTI NIVEL DE PUNTO MEDIO CAPACITIVO

OBJETO DE LA INVENCIÓN

El objeto de esta invención es definir un circuito convertidor modular compuesto al menos de un módulo de fase que integra una parte o conjunto superior y otra inferior que contienen por lo menos un subsistema superior e inferior respectivamente, basados en un circuito eléctrico multinivel con punto medio capacitivo enlazado mediante diodos. El conjunto superior se conecta en uno de sus extremos a un conductor o polo positivo y el otro a la fase de corriente alterna o punto central del modulo de fase. Por otro lado el conjunto inferior se dispone de forma simétrica a la fase de corriente alterna o punto central del modulo de fase y el otro extremo se conecta a un conductor o polo negativo. Opcionalmente es necesaria la utilización de uno o varios elementos electromagnéticos en los puntos de conexión con el conductor o polo positivo, el conductor o polo negativo y el punto central o la fase de corriente alterna. El potencial entre los polos positivo y negativo establece la tensión continua del modulo de fase del circuito convertidor.

ANTECEDENTES DE LA INVENCIÓN

El convertidor modular del tipo genérico se ha planteado en diversas patentes como DE 101 03 031 A1 , US 7577008 B2, WO 2009115124 A1 y en recientes publicaciones internacionales como (The Future of High Power Electronics in Transmission and Distribution Power Systems, Colín C Davison and Guillaume de Préville, EPE2009 - Barcelona). En la Figura 1 se muestra el circuito general simplificado de un modulo de fase (100). La estructura de conversión se basa en un conjunto o parte superior (95) y un conjunto o parte inferior (96) que integran uno o varios subsistemas superiores (90) e inferiores (91 ) dispuestos en serie. El conjunto superior (95) se conecta en uno de sus extremos a un conductor o polo positivo (P) y en el otro a la fase de corriente alterna (L) o punto central del modulo de fase. Por otro lado el conjunto inferior (96) se dispone de forma simétrica a la fase de corriente alterna (L) o punto central del modulo de fase y el otro extremo se conecta a un conductor o polo negativo (N). En esta configuración puede contemplarse opcionalmente la utilización de elementos electromagnéticos (30) que faciliten la conexión de los conjuntos superiores e inferiores (95, 96) a los puntos (P), (N) y (L). El potencial entre ambos polos (P-N) establece la tensión continua del modulo de fase (100) del circuito convertidor. La conexión de varias fases (100) en paralelo permite desarrollar circuitos convertidores más complejos como es el caso del convertidor trifásico de la Figura 2.

Los subsistemas (90, 91 ) conocidos de acuerdo con la técnica anterior normalmente están basados en dispositivos semiconductores del tipo IGBT (Insulated Gate Bipolar Transistors), transistores de efecto de campo MOS (MOSFETs), tiristores GTO, tiristores conmutados de puerta integrada (IGCTs), etc. todos los cuales poseen la capacidad de ser controlados tanto en el encendido como en el apagado. A continuación se describen algunas configuraciones particulares conocidas de estos subsistemas (90, 91 ) haciendo referencia a las Figuras 3-8. Las Figuras 3a y 3b muestran los diagramas eléctricos propuestos en DE 101 03 031 A1 para los subsistemas (90) y (91 ) respectivamente. Estos subsistemas, a los que se hace referencia en las Figuras 3a y 3b respectivamente como (1 1 y 12), comprenden dos interruptores (1 , 3) y (5, 7) conectados en serie y basados en semiconductores que pueden ser controlados tanto en su encendido como en el apagado, dos diodos (2, 4) y (6, 8) conectados eléctricamente en antiparalelo con cada interruptor (1 , 3) y (5, 7) y una capacidad unipolar (9) y (10) dispuesta en paralelo con los interruptores serie (1 , 3) y (5, 7) respectivamente. La capacidad de almacenamiento unipolar (9) y (10) de cada uno de estos subsistemas puede estar compuesta por uno o un conjunto de condensadores que proporcionen una capacidad determinada. La interconexión de este subsistema se realiza a través de los terminales (y1 e y2). El terminal (y1 ) se encuentra conectado con en el emisor de los interruptores (1 y 5) y el ánodo de los diodos (2 y 6) en los subsistemas (1 1 y 12) respectivamente. El terminal (y2) se encuentra conectado con en el colector de los interruptores (1 y 5) y el cátodo de los diodos (2 y 6) en los subsistemas (1 1 y 12) respectivamente. Cabe destacar que esta interconexión no tiene por que realizarse de este modo. Por ejemplo en WO 20091 15124 A1 se utilizan los mismos diagramas eléctricos de los subsistemas (1 1 y 12) pero se plantean conexiones alternativas, definiendo otras estructuras para el circuito convertidor general.

Los subsistemas (1 1 , 12) de las Figuras 3a y 3b tienen dos estados o modos de operación denominados control I y I I:

- Control I: los interruptores (1 ) o (5) están encendidos y los interruptores complementarios respectivos (3) o (7) apagados. Como resultado, la tensión o el potencial (Uy21 ) entre los terminales (y2, y1 ) de los subsistemas (1 1 y 12) es igual a 0.

- Control I I: los interruptores complementarios (3) o (7) se encienden y los interruptores (1 ) o (5) se apagan. De este modo, la tensión o potencial (Uy21 ) entre los terminales (y2, y1 ) corresponde con el potencial almacenado el la capacidad (9) o (10) del subsistema (1 1 o 12) correspondiente. Por otro lado, las Figuras 4, 5, 6 y 7 muestran diversos diagramas eléctricos propuestos en US 7577008 B2 para los subsistemas (90 y 91 ). Como se describe a continuación, estas propuestas equivalen funcionalmente hablando a diversas combinaciones de los subsistemas (1 1 y 12) descritos en DE 101 03 031 A1 y representados en las Figuras 3a y 3b.

El subsistema (13) de la Figura 4 consta de cuatro interruptores basados en dispositivos semiconductores (21 , 23, 25 y 27) que pueden ser controlados tanto en su encendido como en su apagado, cuatro diodos (22, 24, 26 y 28), dos capacidades unipolares (29 y 30) y un circuito electrónico (32). Los cuatro interruptores (21 , 23, 25 y 27) se encuentran conectados eléctricamente en serie. Cada uno de los diodos (22, 24, 26 y 28) se encuentra conectado eléctricamente en antiparalelo con cada uno de estos interruptores (21 , 23, 25 y 27). Las capacidades unipolares (29 o 30), están conectadas eléctricamente en paralelo con cada par de interruptores (21 , 23 o 25, 27) respectivamente. Asimismo, las capacidades unipolares (29 o 30) de este subsistema (13) pueden estar compuestas por uno o un conjunto de condensadores que proporcionen una capacidad determinada. El terminal (y2) del subsistema (13) se conecta en la unión entre el emisor y colector de los interruptores (21 y 23) y el ánodo y cátodo de los diodos (22 y 24). Por otro lado, el terminal (y1 ) del subsistema (13) se conecta en la unión entre el emisor y colector de los interruptores (25 y 27) y el ánodo y cátodo de los diodos (26 y 28). Además, la unión entre el emisor del interruptor (23), el colector del interruptor (25), el ánodo del diodo (24), el cátodo del diodo (26), el terminal negativo de la capacidad unipolar (29) y el terminal positivo de la capacidad unipolar (30) define un potencial común (P0), que está conectado eléctricamente a un potencial (M) utilizado como referencia por el módulo electrónico (32). De esta manera, los circuitos electrónicos que forman parte de este modulo se encuentran a un potencial adecuado para actuar sobre los interruptores (21 , 23, 25 y 27). Este módulo electrónico (32) se encuentra vinculado a un control superior que gobierna el circuito convertidor mediante dos fibras ópticas (34 y 36).

El subsistema (13) de la Figura 4 tiene cuatro estados o modos de operación denominados control I, I I, I I I y IV:

- Control I: los interruptores (21 y 25) están encendidos, y los interruptores (23 y 27) están apagados. Como resultado, se establece la tensión o potencial (UC) correspondiente a la de la capacidad (29) entre los terminales (y2, y1 ) del subsistema (13). En este estado, la capacidad (29) recibe o libera energía en función de la dirección de la corriente que circula a través de los terminales.

- Control I I: los interruptores (21 y 27) están encendidos, mientras que los interruptores (23 y 25) están apagados. En este estado, la tensión (Uy21 ) en los terminales (y2, y1 ) del subsistema (13) es igual a la suma de las tensiones (UC) de cada una de las capacidades unipolares (29 y 30). En consecuencia, ambas capacidades (29 y 30) dispuestas en serie y reciben o liberan energía en función de la dirección de la corriente que circula a través de los terminales (y2, y1 )

- Control I I I: los interruptores (23 y 25) están encendidos y los interruptores (21 y 27) apagados. En este caso, la tensión resultante

(Uy21 ) en los terminales (y2, y1 ) del subsistema (13) es igual a cero. La energía en las capacidades (29 y 30) se mantiene constante.

- Control IV: los interruptores (23 y 27) están encendidos, mientras los interruptores (21 y 25) se encuentran apagados. Como resultado, la tensión (Uy21 ) en los terminales (y2, y1 ) del subsistema (13) equivale a la tensión (UC) establecida en la capacidad unipolar (30), y la capacidad (30) recibe o libera energía en función de la dirección de la corriente Por lo tanto, en términos de funcionalidad este subsistema (13) es equivalente a la conexión en serie de los subsistemas (1 1 y 12) presentados en DE 101 03 031 A1 . La Figura 5 muestra un nuevo subsistema (14) que difiere del subsistema presentado en la Figura 4 en el que sólo los pares de interruptores (21 , 23) y (25, 27) se encuentran conectados eléctricamente en serie. Al igual que en el subsistema (14), los diodos (22, 24, 26 y 28) están conectados eléctricamente en antiparalelo con cada interruptor (21 , 23, 25 y 27). Por otro lado las capacidades unipolares respectivas (29 y 30) están conectadas eléctricamente en paralelo con cada par de interruptores respectivamente. La unión entre el emisor del interruptor (23), el ánodo del diodo (24) y el terminal negativo de la capacidad unipolar (29) se conecta eléctricamente entre la unión del emisor y colector de los interruptores (25 y 27). Esta unión forma un potencial común (P0), que se considera como potencial de referencia para el terminal (M) del módulo electrónico (32). Además, la unión entre el emisor del interruptor (27), el ánodo del diodo (28) y el terminal negativo de la capacidad unipolar (30) se conecta al terminal (y1 ) del subsistema (14). La unión entre el emisor y colector de los interruptores (21 y 23), el ánodo del diodo (22) y el cátodo del diodo (24) establece el terminal (y2) del subsistema (14).

En consecuencia, en términos de operación este subsistema (14) sigue siendo equivalente al subsistema (13) y funcionalmente equivale a la conexión en serie de los dos subsistemas (1 1 ) en DE 101 03 031 A1 .

La Figura 6 muestra una tercera modalidad de subsistema donde, a diferencia del subsistema (14), la unión entre el emisor y colector de los interruptores (21 y 23) conectados eléctricamente en serie se realiza entre el colector del interruptor (25), el cátodo del diodo (26) y el terminal positivo de la capacidad unipolar (30). En este caso, la unión entre el emisor y colector de los dos interruptores (25 y 27) conectados eléctricamente en serie constituye ahora el terminal de conexión (y1 ), mientras que la unión entre el colector del interruptor (21 ), el cátodo del diodo (22) y el terminal positivo de la capacidad unipolar (29) constituye el terminal de conexión (y2) de este subsistema (15).

Por lo tanto, en términos de operación este nuevo subsistema (15) sigue siendo similar al subsistema (13) y funcionalmente equivale a conexión en serie de los dos subsistemas (12) propuestos en DE 101 03 031 A1 .

La Figura 7 presenta una cuarta modalidad de subsistema relacionada con la Figuras 5 y 6. Los pares de interruptores (21 , 23) y (25, 27) se conectan eléctricamente en serie y cada uno de los diodos (22, 24, 26, 28) se disponen en antiparalelo con de estos interruptores (21 , 23, 25, 27) respectivamente. Cada una de las capacidades unipolares (29 y 30) se conectan eléctricamente en paralelo con cada par de interruptores (21 , 23) y (25, 27). La unión entre el emisor y colector de los interruptores (21 y 23) se vincula a la unión entre el emisor y colector de los interruptores (25 y 27). La unión entre el colector del interruptor (21 ), el cátodo del diodo (22) y el terminal positivo de la capacidad unipolar (29) establece el terminal de conexión (y2) del subsistema (16). Por otro lado, la unión entre el emisor del interruptor (27), el ánodo del diodo (28) y el terminal negativo de la capacidad unipolar (30) establece el terminal (y1 ) del subsistema (16). De forma análoga a los subsistemas (14 y 15), la operación del subsistema (16) sigue siendo equivalente a la detallada para el subsistema (13). Desde el punto de vista funcional, este subsistema (16) es equivalente a la conexión en serie del subsistema (12) con el subsistema (1 1 ) propuesto en DE 101 03 031 A1 . Por último, se ha presentado recientemente en (The Future of

High Power Electronics in Transmission and Distribution Power Systems, Colín C Davison and Guillaume de Préville, EPE2009 - Barcelona) otro diagrama eléctrico alternativo a los subsistemas propuestos en DE 101 03 031 A1 y US 7577008 B2 basado en las patentes US3909685 y US3867643. La Figura 8 detalla el circuito eléctrico propuesto en este documento. Este subsistema (17) se caracteriza por cuatro interruptores basados en dispositivos semiconductores (41 , 43, 45 y 47) que pueden ser controlados tanto en su encendido como en su apagado, cuatro diodos (42, 44, 46 y 48) y una capacidad unipolar (49). Los interruptores (41 , 43) y (45, 47) se conectan eléctricamente en serie y los pares resultantes (41 , 43) y (45 y 47) se conectan eléctricamente en paralelo. Cada uno de los diodos (42, 44, 46 y 48) se dispone eléctricamente en antiparalelo con cada uno de estos interruptores (41 , 43, 45 y 47). La capacidad unipolar (49) se conecta eléctricamente en paralelo con cada par de interruptores (21 , 23) y (25, 27).

En términos de operación, el subsistema (17) presenta fundamentalmente cuatro estados o modos de operación denominados control I, I I, I I I y IV:

- Control I: los interruptores (41 y 45) están encendidos y los interruptores complementarios (23 y 27) apagados. Como resultado, se establece la tensión o potencial (UC) correspondiente a la capacidad (49) entre los terminales (y2, y1 ) del subsistema (17).

- Control I I: los interruptores (21 y 27) están encendidos, mientras que los interruptores (23 y 25) se encuentran apagados. En este estado, la tensión (Uy21 ) en los terminales (y2, y1 ) del subsistema (17) es cero.

- Control I I I: los interruptores (23 y 25) están encendidos y los interruptores (21 y 27) apagados. Al igual que en el estado de control II, la tensión (Uy21 ) resultante en los terminales (y2, y1 ) del subsistema (17) es igual a cero.

- Control IV: los interruptores (23 y 27) están encendidos, mientras que los interruptores (21 y 25) se encuentran apagados. Como resultado, la tensión (Uy21 ) en los terminales (y2, y1 ) del subsistema (17) equivale a la tensión inversa establecida en la capacidad unipolar (49). Consecuentemente, este subsistema (17) presenta un grado de libertad adicional con respecto a los subsistemas anteriores ya que funcionalmente le permite operar con tensiones negativas en sus terminales (y2, y1 ).

El desarrollo de convertidores de media-alta potencia en niveles de media-alta tensión, utilizando semiconductores controlados tanto en el encendido como en el apagado requiere disponer en serie varios subsistemas como los propuestos en DE 101 03 031 A1 , US 7577008 B2 y (The Future of High Power Electronics in Transmission and Distribution Power Systems, Colín C Davison and Guillaume de Préville, EPE2009 - Barcelona). El número depende fundamentalmente de la tensión continua entre los terminales (P) y (N), la potencia del circuito convertidor y la capacidad de bloqueo de los semiconductores seleccionados. Por lo tanto, un mayor requerimiento en potencia para una determinada tecnología de semiconductor implica directamente un aumento en el número de subsistemas necesarios. Esto implica a su vez que el número de circuitos electrónicos de control asociados a estos subsistemas, tales como sistemas de supervisión, medida, etc. que deben encontrarse aislados, tienden a incrementarse, aumentando la complejidad y coste final del sistema en su conjunto. El documento US 7577008 B2 detalla este hecho y propone reducir el número de subsistemas combinando diversos circuitos simples como los de las Figuras 4, 5, 6 y 7. De este modo el número de subsistemas disminuye a costa de aumentar el número de elementos que forman parte ellos. Así, un convertidor complejo compuesto por varios subsistemas simples puede ser reemplazado por un convertidor simple que integre unos pocos subsistemas complejos. Por otro lado, la solución abordada en The Future of High Power Electronics in Transmission and Distribution Power Systems, Colín C Davison and Guillaume de Préville, EPE2009 - Barcelona) describe un subsistema complejo y requiere tantos subsistemas como los necesarios en DE 101 03 031 A1 . No obstante, las características operativas de este circuito eléctrico permiten disminuir el tamaño de la capacidad de cada uno de los subsistemas que lo integran, reduciendo su tamaño y volumen.

DESCRIPCIÓN DE LA INVENCIÓN

El objeto de esta invención es un circuito convertidor que comprende unos novedosos subsistemas de dos terminales que permiten simplificar el tamaño y complejidad del convertidor.

En el presente documento, se entiende que cada elemento descrito, reivindicado o representado en las figuras hace también referencia a combinaciones de ese mismo elemento que puedan llevar a cabo una función equivalente. Así, por ejemplo, cuando se menciona una capacidad se entiende que es equivalente emplear uno o varios condensadores conectados en paralelo. De igual modo, un diodo puede comprender varios diodos o un interruptor basado en dispositivos semiconductores puede comprender una combinación de interruptores. La invención se refiere a un circuito convertidor compuesto por al menos un módulo de fase que comprende una parte o conjunto superior y otro inferior, cada uno de los cuales está formado por al menos un subsistema de dos terminales superior y otro inferior respectivamente. El conjunto superior se conecta en uno de sus extremos a un conductor o polo positivo y el otro a la fase de corriente alterna o punto central del modulo de fase. Por otro lado el conjunto inferior se dispone de forma simétrica a la fase de corriente alterna o punto central del modulo de fase y el otro extremo se conecta a un conductor o polo negativo. Opcionalmente es necesaria la utilización de uno o varios elementos electromagnéticos en los puntos de conexión con el conductor o polo positivo, el conductor o polo negativo y el punto central o la fase de corriente alterna. El potencial entre el polo positivo y negativo establece la tensión continua del modulo de fase del circuito convertidor.

El primer grupo de subsistemas propuestos en esta invención se caracteriza por un circuito eléctrico compuesto por cuatro interruptores basados en dispositivos semiconductores, que pueden ser controlados tanto en su encendido como en el apagado y se encuentran conectados eléctricamente en serie, cuatro diodos, cada uno conectado eléctricamente en antiparalelo con cada interruptor, dos capacidades de almacenamiento unipolar conectados eléctricamente en serie entre si y en paralelo con los cuatro interruptores y dos diodos adicionales de enlace o clamp denominados primer diodo y segundo diodo. El cátodo del primer diodo de enlace se conecta en la unión entre el emisor y colector de los dos interruptores superiores y el ánodo en la unión entre las capacidades dispuestas en serie. Por otro lado, el ánodo del segundo diodo de enlace se conecta entre la unión entre el emisor y colector de los dos interruptores inferiores y el cátodo en la unión entre las capacidades dispuestas en serie. Las capacidades unipolares de este subsistema pueden estar compuestas por uno o un conjunto de condensadores que proporcionen una capacidad total determinada. Además, cada uno de los subsistemas propuestos integra un sistema electrónico de gestión correctamente asociado a su potencial de referencia que permite la correcta operación del subsistema y su comunicación con uno o varios sistemas de control de orden superior.

El segundo grupo de subsistemas propuestos en esta invención se caracteriza por un circuito eléctrico compuesto por cuatro interruptores basados en dispositivos semiconductores, que pueden ser controlados tanto en su encendido como en el apagado y se encuentran conectados eléctricamente en serie, cuatro diodos, cada uno conectado eléctricamente en antiparalelo con cada interruptor, dos capacidades de almacenamiento unipolar conectados eléctricamente en serie entre si y en paralelo con los cuatro interruptores y dos interruptores adicionales de enlace o clamp, denominados primer interruptor de enlace y segundo interruptor de enlace, cada uno con su respectivo diodo en antiparalelo. De forma general, el colector del primer interruptor de enlace se conecta la unión entre el emisor y colector de los dos interruptores superiores mientras que su emisor se conecta en la unión entre las capacidades dispuestas en serie. Por otro lado, el emisor del segundo interruptor de enlace se conecta la unión entre el emisor y colector de los dos interruptores inferiores mientras que su colector se conecta en la unión entre las capacidades dispuestas en serie. Al igual que el primer conjunto de subsistemas propuesto en esta invención, las capacidades unipolares del subsistema pueden estar compuestas por uno o un conjunto de condensadores que proporcionen una capacidad total determinada. Asimismo, cada uno de los subsistemas propuestos integra un sistema electrónico de gestión correctamente asociado a su potencial de referencia que permite la correcta operación del subsistema y su comunicación con uno o varios sistemas de control de orden superior. El tercer grupo de subsistemas propuestos en esta invención se caracteriza por un circuito eléctrico compuesto por cuatro interruptores basados en dispositivos semiconductores, que pueden ser controlados tanto en su encendido como en el apagado y se encuentran conectados eléctricamente en serie, cuatro diodos, cada uno conectado eléctricamente en antiparalelo con cada interruptor, dos capacidades de almacenamiento unipolar conectados eléctricamente en serie entre si y en paralelo con los cuatro interruptores y un primer y segundo interruptores adicionales de enlace o clamp opuestamente conectados en serie con sus respectivos diodos en antiparalelo. De forma general, el colector del primer interruptor de enlace se conecta la unión entre el emisor y colector de los dos interruptores centrales mientras que su emisor se conecta al emisor del segundo interruptor de enlace. El colector de este segundo interruptor de enlace se conecta entre las capacidades dispuestas en serie por medio de su colector.

De forma similar a los conjuntos de subsistemas propuestos anteriormente, las capacidades unipolares del subsistema pueden estar compuestas por uno o un conjunto de condensadores que proporcionen una capacidad total determinada. Además, cada uno de los subsistemas propuestos integra un sistema electrónico de gestión correctamente asociado a su potencial de referencia que permite la correcta operación del subsistema y su comunicación con uno o varios sistemas de control de orden superior.

Por último, el cuarto grupo de subsistemas propuestos en esta invención se caracteriza por un circuito eléctrico compuesto por cuatro interruptores basados en dispositivos semiconductores, que pueden ser controlados tanto en su encendido como en el apagado y se encuentran conectados eléctricamente en serie, cuatro diodos, cada uno conectado eléctricamente en antiparalelo con cada interruptor, dos capacidades de almacenamiento unipolar conectados eléctricamente en serie entre si y en paralelo con los cuatro interruptores y una capacidad adicional flotante que se conecta en paralelo con los interruptores centrales. De forma similar a los conjuntos de subsistemas propuestos anteriormente, las capacidades unipolares del subsistema pueden estar compuestas por uno o un conjunto de condensadores que proporcionen una capacidad total determinada. Asimismo, cada uno de los subsistemas propuestos integra un sistema electrónico de gestión correctamente asociado a su potencial de referencia que permite la correcta operación del subsistema y su comunicación con uno o varios sistemas de control de orden superior.

El conjunto de subsistemas que integran la parte superior e inferior del módulo de fase en las cuatro configuraciones propuestas se diferencian en la ubicación de los terminales de conexión del circuito eléctrico. De forma general, la unión entre los interruptores centrales y el emisor del interruptor inferior definen, respectivamente, cada uno de los dos terminales del subsistema superior y el colector del interruptor superior y la unión entre los dos interruptores centrales definen cada uno de los dos terminales del subsistema inferior. No obstante, la ubicación de estos terminales también puede realizarse entre los interruptores centrales y el punto medio capacitivo, resultando un subsistema compatible tanto para la parte superior como inferior.

BREVE DESCRIPCIÓN DE LAS FIGURAS

Las siguientes figuras permiten mostrar con un mayor detalle las soluciones conocidas así como nuevas las propuestas presentadas en esta invención. La Figura 1 muestra el diagrama general de una fase de un circuito convertidor compuesto por un conjunto de N subsistemas distribuidos La Figura 2 muestra un circuito convertidor trifásico compuesto por un conjunto de N subsistemas distribuidos

Las Figuras 3a, 3b, 4, 5, 6, 7, 8 muestran los circuitos eléctricos conocidos para los subsistemas distribuidos

Las Figuras 9a, 9b, 10a, 10b, 1 1 a, 1 1 b, 12a y 12b detallan los conjuntos de circuitos eléctricos multinivel de punto medio capacitivo propuestos en esta invención para los subsistemas distribuidos. EJEMPLOS DE REALIZACIÓN DE LA INVENCIÓN

Se describen a continuación con mayor detalle las diferentes topologías de subsistemas superior e inferior propuestas en el presente documento haciendo referencia a las figuras adjuntas. En ellas, se ha utilizado la misma numeración para hacer referencia a elementos iguales o equivalentes.

Las Figuras 9a y 9b muestran detalladamente un primer conjunto de diagramas eléctricos propuestos en esta invención para los subsistemas (90 y 91 ) correspondientes al circuito convertidor, compuesto por al menos un módulo de fase (100) que integra una parte o conjunto superior (95) y una parte o conjunto inferior (96) formados al menos por un subsistema de dos terminales superior (90) y otro inferior (91 ) respectivamente. El conjunto superior (95) se conecta en uno de sus extremos a un conductor o polo positivo (P) y en el otro a la fase de corriente alterna (L) o punto central del modulo de fase. Por otro lado el conjunto inferior (96) se dispone de forma simétrica a la fase de corriente alterna (L) o punto central del modulo de fase y el otro extremo se conecta a un conductor o polo negativo (N). En esta configuración puede contemplarse opcionalmente la utilización de elementos electromagnéticos (30) que faciliten la conexión de los conjuntos superiores e inferiores (95, 96) a los puntos (P), (N) y (L). El potencial entre ambos polos (P-N) establece la tensión continua del modulo de fase (100) de circuito convertidor. Cada uno de los subsistemas superiores (90) detallados en la

Figura 9a se caracterizan por un circuito eléctrico compuesto por cuatro interruptores (57, 55, 53 y 51 ) basados en dispositivos semiconductores, que pueden ser controlados tanto en su encendido como en el apagado y se encuentran conectados eléctricamente en serie, cuatro diodos (58, 56, 54 y 52), cada uno conectado eléctricamente en antiparalelo con cada interruptor (57, 55, 53 y 51 ), dos capacidades de almacenamiento unipolar (76 y 75) conectados eléctricamente en serie entre si y en paralelo con los cuatro interruptores (57, 55, 53 y 51 ) y dos diodos adicionales de enlace o clamp (70a y 68a). El cátodo del diodo (70a) se conecta entre la unión del emisor del interruptor (57) y el colector del interruptor (55) y el ánodo en la unión (Po) entre las capacidades (76 y 75). Este punto de unión entre ambas capacidades (76 y 75) se define como (Po) o punto medio capacitivo. Por otro lado, el ánodo del diodo (68a) se conecta entre la unión del emisor del interruptor (53) y el colector del interruptor (51 ) y el cátodo en la unión (Po) entre las capacidades (76 y 75). El terminal positivo de la capacidad (76) se conecta al colector del interruptor (57) y el terminal negativo de la capacidad (75) se conecta al emisor del interruptor (51 ). En los subsistemas (90) superiores, el terminal (y2) se conecta en la unión entre el emisor del interruptor (55), el colector del interruptor (53), el ánodo del diodo (56) y el cátodo del diodo (54). El terminal (y1 ) se conecta en la unión entre el emisor del interruptor (51 ), el terminal negativo de la capacidad unipolar (75) y el ánodo del diodo (52).

De forma similar, cada uno de los subsistemas inferiores (91 ) detallados en la Figura 9b se caracterizan por un circuito eléctrico compuesto por cuatro interruptores (59, 61 , 63 y 65) basados en dispositivos semiconductores, que pueden ser controlados tanto en su encendido como en el apagado y se encuentran conectados eléctricamente en serie, cuatro diodos (60, 62, 64 y 66), cada uno conectado eléctricamente en antiparalelo con cada interruptor (59, 61 , 63 y 65), dos capacidades de almacenamiento unipolar (77 y 78) conectados eléctricamente en serie entre si y en paralelo con los cuatro interruptores (59, 61 , 63 y 65) y dos diodos adicionales de enlace o clamp (72a y 74a). El cátodo del diodo (72a) se conecta entre la unión del emisor del interruptor (59) y el colector del interruptor (61 ) y el ánodo en la unión (Po) entre las capacidades (77 y 78). Por otro lado, el ánodo del diodo (74a) se conecta entre la unión del emisor del interruptor (63) y el colector del interruptor (65) y el cátodo en la unión (Po) entre las capacidades (77 y 78). Este punto de unión entre ambas capacidades (77 y 78) se define como (Po) o punto medio capacitivo. El terminal positivo de la capacidad (77) se conecta al colector del interruptor (59) y el terminal negativo de la capacidad (78) se conecta al emisor del interruptor (65). No obstante, en los subsistemas (91 ) inferiores, el terminal (y2) se conectan en la unión entre el colector del interruptor (59), el terminal positivo de la capacidad unipolar (77) y el cátodo del diodo (60). El terminal (y1 ) se conecta en la unión entre el emisor del interruptor (61 ), el colector del interruptor (63), el ánodo del diodo (62) y el cátodo del diodo (64).

Las capacidades unipolares de ambos subsistemas (76, 75) y (77, 78) pueden estar compuestas por uno o un conjunto de condensadores que proporcionen una capacidad total determinada. Asimismo, cada uno de los subsistemas (90 y 91 ) propuestos integra un sistema electrónico de gestión (80 y 81 ) correctamente asociado a su potencial de referencia (Po) que permita la correcta operación del subsistema y su comunicación (83 y 84) (85 y 86) con uno o varios sistemas de control de orden superior. Esta comunicación (83 y 84) (85 y 86) puede realizarse utilizando fibras ópticas u otras tecnologías que permitan el aislamiento y la funcionalidad adecuada entre los subsistemas y los dispositivos de control superior. Los circuitos eléctricos que forman parte de los subsistemas (90 y 91 ) detallados en las Figuras 9a y 9b presentan los estados o modos de operación siguientes:

- Control I: los interruptores (51 y 53) o (59 y 61 ) de los subsistemas (90 y 91 ) respectivamente están encendidos, y los interruptores (55 y 57) o (63 y 65) apagados. Como resultado, la tensión (Uy21 ) resultante en los terminales (y2 y y1 ) es igual a cero. _En este estado la energía en las capacidades (76 y 75) o (77 y 78) se mantiene constante.

- Control I I: los interruptores (53 y 55) o (61 y 63) están encendidos, mientras que los interruptores (51 y 57) o (59 y 65) se encuentran apagados. En este caso, se establece la tensión o potencial (UC) correspondiente a la de la capacidad (75) o (77) entre los terminales (y2, y1 ) de los subsistemas (90 y 91 ) respectivamente. En este estado, las capacidades (76 y 75) o (77 y 78) reciben o liberan energía en función de la dirección de la corriente que circula a través de los terminales del subsistema

- Control I I I, los interruptores (55 y 57) o (65 y 63) se encuentran encendidos y los interruptores (51 y 53) o (59 y 61 ) apagados. La tensión resultante (Uy21 ) en los terminales (y2, y1 ) de los subsistemas (90 y 91 ) corresponde con la suma de las tensiones o potenciales (UC) de cada una de las capacidades (76 y 75) o (77 y 78) respectivamente. En este estado, las capacidades (76 y 75) o (77 y 78) reciben o liberan energía en función de la dirección de la corriente que circula a través de los terminales del subsistema De forma similar, las Figuras 10a y 10b muestran detalladamente un segundo conjunto de diagramas eléctricos propuestos en esta invención para los subsistemas (90 y 91 ) correspondientes al circuito convertidor especificado anteriormente. Cada uno de los subsistemas superiores (90) detallados en la Figura 10a se caracterizan por un circuito eléctrico compuesto por cuatro interruptores (57, 55, 53 y 51 ) basados en dispositivos semiconductores, que pueden ser controlados tanto en su encendido como en el apagado y se encuentran conectados eléctricamente en serie, cuatro diodos (58, 56, 54 y 52), cada uno conectado eléctricamente en antiparalelo con cada interruptor (57, 55, 53 y 51 ), dos capacidades de almacenamiento unipolar (76 y 75) conectados eléctricamente en serie entre si y en paralelo con los cuatro interruptores (57, 55, 53 y 51 ) y unos primer y segundo interruptores adicionales de enlace o clamp (69b y 67b) con sus respectivos diodos en antiparalelo (70b y 68b). La unión entre el cátodo del diodo (70b) y el colector del interruptor (69b) se conecta entre la unión del emisor del interruptor (57) y el colector del interruptor (55) y la unión entre el ánodo del diodo (70b) y el emisor del interruptor (69b) en la unión (Po) entre las capacidades (76 y 75). Este punto de unión entre ambas capacidades (76 y 75) se define como (Po) o punto medio capacitivo. Por otro lado, la unión entre el ánodo del diodo (68b) y el emisor del interruptor (67b) se conecta entre la unión del emisor del interruptor (53) y el colector del interruptor (51 ) y la unión entre el cátodo del diodo (68b) y el colector del interruptor (67b) en la unión (Po) entre las capacidades (76 y 75). El terminal positivo de la capacidad (76) se conecta al colector del interruptor (57) y el terminal negativo de la capacidad (75) se conecta al emisor del interruptor (51 ). En los subsistemas (90) superiores de la Figura 10a, el terminal (y2) se conecta en la unión entre el emisor del interruptor (55), el colector del interruptor (53), el ánodo del diodo (56) y el cátodo del diodo (54). El terminal (y1 ) se conecta en la unión entre el emisor del interruptor (51 ), el terminal negativo de la capacidad unipolar (75) y el ánodo del diodo (52).

Por otro lado, cada uno de los subsistemas inferiores (91 ) detallados en la Figura 10b se caracterizan por un circuito eléctrico compuesto por cuatro interruptores (59, 61 , 63 y 65) basados en dispositivos semiconductores, que pueden ser controlados tanto en su encendido como en el apagado y se encuentran conectados eléctricamente en serie, cuatro diodos (60, 62, 64 y 66), cada uno conectado eléctricamente en antiparalelo con cada interruptor (59, 61 , 63 y 65), dos capacidades de almacenamiento unipolar (77 y 78) conectados eléctricamente en serie entre si y en paralelo con los cuatro interruptores (59, 61 , 63 y 65) y dos interruptores adicionales de enlace o clamp (71 b y 73b) con sus respectivos diodos en antiparalelo (72b y 74b). La unión entre el cátodo del diodo (72b) y el colector del interruptor (71 b) se conecta entre la unión del emisor del interruptor (59) y el colector del interruptor (61 ) y la unión entre el ánodo del diodo (72) y el emisor del interruptor (71 b) el en la unión (Po) entre las capacidades (77 y 78). Este punto de unión entre ambas capacidades (77 y 78) se define como (Po) o punto medio capacitivo. Por otro lado, la unión entre el ánodo del diodo (74b) y el emisor del interruptor (73b) se conecta entre la unión del emisor del interruptor (63) y el colector del interruptor (65) y la unión entre el cátodo del diodo (74b) y el colector del interruptor (73b) en la unión (Po) entre las capacidades (77 y 78). El terminal positivo de la capacidad (77) se conecta al colector del interruptor (59) y el terminal negativo de la capacidad (78) se conecta al emisor del interruptor (65). En los subsistemas (91 ) inferiores de la Figura 10b, el terminal (y2) se conectan en la unión entre el colector del interruptor (59), el terminal positivo de la capacidad unipolar (77) y el cátodo del diodo (60). El terminal (y1 ) se conecta en la unión entre el emisor del interruptor (61 ), el colector del interruptor (63), el ánodo del diodo (62) y el cátodo del diodo (64).

Al igual que en las Figuras 9a y 9b, las capacidades unipolares de ambos subsistemas (76, 75) y (77, 78) representados en las Figuras 10a y 10b, pueden estar compuestas por uno o un conjunto de condensadores que proporcionen una capacidad total determinada. De forma equivalente, cada uno de los subsistemas (90 y 91 ) propuestos integra un sistema electrónico de gestión (80 y 81 ) correctamente asociado a su potencial de referencia (Po) que permita la correcta operación del subsistema y su comunicación (83 y 84) (85 y 86) con uno o varios sistemas de control de orden superior. Esta comunicación (83 y 84) (85 y 86) puede realizarse utilizando fibras ópticas u otras tecnologías que permitan el aislamiento y la funcionalidad adecuada entre los subsistemas y los dispositivos de control superior.

Los circuitos eléctricos que forman parte de los subsistemas (90 y 91 ) detallados en las Figuras 10a y 10b presentan al menos los seis estados de operación siguientes:

- Control I: los interruptores (51 , 53 y 69b) o (59, 61 y 73b) de los subsistemas (90 y 91 ) respectivamente están encendidos, y los interruptores (55, 57 y 67b) o (63, 65 y 71 b) apagados. Como resultado, la tensión (Uy21 ) resultante en los terminales (y2 y y1 ) es igual a cero.

- Control I I: los interruptores (53 y 67b) o (61 y 71 b) están encendidos, mientras que los interruptores (51 , 55, 57 y 69b) o (59, 63, 65 y 73b) se encuentran apagados.

- Control I I I: los interruptores (51 , 55 y 69b) o (59, 63 y 73b) están encendidos, mientras que los interruptores (53, 57 y 67b) o (61 , 65 y 71 b) se encuentran apagados. - Control IV: los interruptores (55 y 69) o (63 y 73) están encendidos, mientras que los interruptores (51 , 53, 57 y 67b) o (59, 61 , 65 y 71 b) se encuentran apagados.

- Control V: los interruptores (53, 57 y 67b) o (61 , 65 y 71 b) están encendidos, mientras que los interruptores (51 , 55, y 69b) o (59, 63 y 73b) se encuentran apagados. En estos cuatro últimos casos, se establece la tensión o potencial (UC) correspondiente a la de la capacidad (75) o (77) entre los terminales (y2, y1 ) de los subsistemas (90 y 91 ) respectivamente.

- Control VI: los interruptores (55, 57 y 67b) o (63, 65 y 71 b) se encuentran encendidos y los interruptores (51 , 53 y 69b) o (59, 61 y 73b) apagados. La tensión resultante (Uy21 ) en los terminales (y2, y1 ) de los subsistemas (90 y 91 ) corresponde con la suma de las tensiones o potenciales (UC) de cada una de las capacidades (76 y 75) o (77 y 78) respectivamente.

En los estados de control I I, I I I, IV, V y VI, el almacén de energía formado por las capacidades (76 y 75) o (77 y 78) recibe o libera energía en función de la dirección de la corriente que circula a través de los terminales del subsistema. En el estado de control I, la energía en las capacidades (76 y 75) o (77 y 78) se mantiene constante.

Las Figuras 1 1 a y 1 1 b muestran detalladamente un tercer conjunto de diagramas eléctricos propuestos en esta invención para los subsistemas (90 y 91 ) correspondientes al circuito convertidor especificado inicialmente. Cada uno de los subsistemas superiores (90) detallados en la Figura 1 1 a se caracterizan por un circuito eléctrico compuesto por cuatro interruptores (57, 55, 53 y 51 ) basados en dispositivos semiconductores, que pueden ser controlados tanto en su encendido como en el apagado y se encuentran conectados eléctricamente en serie, cuatro diodos (58, 56, 54 y 52), cada uno conectado eléctricamente en antiparalelo con cada interruptor (57, 55, 53 y 51 ), dos capacidades de almacenamiento unipolar (76 y 75) conectados eléctricamente en serie entre si y en paralelo con los cuatro interruptores (57, 55, 53 y 51 ) y dos interruptores adicionales de enlace o clamp (67c y 69c) dispuestos opuestamente en serie con sus respectivos diodos en antiparalelo (70c y 68c). La unión entre el cátodo del diodo (70c) y el colector del interruptor (67c) se conecta entre la unión del emisor del interruptor (55) y el colector del interruptor (53) y la unión entre el ánodo del diodo (70c) y el emisor del interruptor (67c) en la unión entre el ánodo del diodo (68c) y el emisor del interruptor (69c). Por otro lado, la unión entre el cátodo del diodo (68c) y el colector del interruptor (69c) se conecta en la unión (Po) entre las capacidades (76 y 75). Este punto de enlace entre ambas capacidades (76 y 75) se define como (Po) o punto medio capacitivo. El terminal positivo de la capacidad (76) se conecta al colector del interruptor (57) y el terminal negativo de la capacidad (75) se conecta al emisor del interruptor (51 ). En los subsistemas (90) superiores de la Figura 1 1 a, el terminal (y2) se conecta en la unión entre el emisor del interruptor (55), el colector del interruptor (53), el colector del interruptor (67c), el ánodo del diodo (56), el cátodo del diodo (70c) y el cátodo del diodo (54). El terminal (y1 ) se conecta en la unión entre el emisor del interruptor (51 ), el terminal negativo de la capacidad unipolar (75) y el ánodo del diodo (52).

De forma análoga, cada uno de los subsistemas inferiores (91 ) detallados en la Figura 1 1 b se caracterizan por un circuito eléctrico compuesto por cuatro interruptores (59, 61 , 63 y 65) basados en dispositivos semiconductores, que pueden ser controlados tanto en su encendido como en el apagado y se encuentran conectados eléctricamente en serie, cuatro diodos (60, 62, 64 y 66), cada uno conectado eléctricamente en antiparalelo con cada interruptor (59, 61 , 63 y 65), dos capacidades de almacenamiento unipolar (77 y 78) conectados eléctricamente en serie entre si y en paralelo con los cuatro interruptores (59, 61 , 63 y 65) y dos interruptores adicionales de enlace o clamp (71 c y 73c) dispuestos opuestamente en serie con sus respectivos diodos en antiparalelo (72c y 74c). La unión entre el cátodo del diodo (72c) y el colector del interruptor (71 c) se conecta entre la unión del emisor del interruptor (61 ) y el colector del interruptor (63) y la unión entre el ánodo del diodo (72c) y el emisor del interruptor (71 c) se conecta en la unión entre el ánodo del diodo (74c) y el emisor del interruptor (73c). Por otro lado, la unión del colector del interruptor (73c) y el cátodo del diodo (74c) se conecta en la unión (Po) entre las capacidades (77 y 78). Este punto de enlace entre ambas capacidades (77 y 78) se define como (Po) o punto medio capacitivo. El terminal positivo de la capacidad (77) se conecta al colector del interruptor (59) y el terminal negativo de la capacidad (78) se conecta al emisor del interruptor (65). En los subsistemas (91 ) inferiores de la Figura 1 1 b, el terminal (y2) se conectan en la unión entre el colector del interruptor (59), el terminal positivo de la capacidad unipolar (77) y el cátodo del diodo (60). El terminal (y1 ) se conecta en la unión entre el emisor del interruptor (61 ), el colector del interruptor (63), el colector del interruptor (71 c), el ánodo del diodo (62), el cátodo del diodo (72c) y el cátodo del diodo (64).

Al igual que en los conjuntos previos propuestos en esta invención, las capacidades unipolares de ambos subsistemas (76, 75) y (77, 78) representados en las Figuras 1 1 a y 1 1 b, pueden estar compuestas por uno o un conjunto de condensadores que proporcionen una capacidad total determinada. Del mismo modo, cada uno de los subsistemas (90 y 91 ) propuestos integra un sistema electrónico de gestión (80 y 81 ) correctamente asociado a su potencial de referencia (Po) que permita la correcta operación del subsistema y su comunicación (83 y 84) (85 y 86) con uno o varios sistemas de control de orden superior. Esta comunicación (83 y 84) (85 y 86) puede realizarse utilizando fibras ópticas u otras tecnologías que permitan el aislamiento y la funcionalidad adecuada entre los subsistemas y los dispositivos de control superior. Los circuitos eléctricos que forman parte de los subsistemas (90 y 91 ) detallados en las Figuras 1 1 a y 1 1 b presentan fundamentalmente tres estados de operación:

- Control I: los interruptores (51 y 53) o (59 y 61 ) de los subsistemas (90 y 91 ) respectivamente están encendidos, y los interruptores (55, 57, 67c y 69c) o (63, 65, 71 c y 73c) apagados. Como resultado, la tensión (Uy21 ) resultante en los terminales (y2 y y1 ) es igual a cero.

- Control I I: los interruptores (67c y 69c) o (71 c y 73c) están encendidos, mientras que los interruptores (51 , 53, 55 y 57) o (59, 61 , 63 y 65) se encuentran apagados. En este caso, se establece la tensión o potencial (UC) correspondiente a la de la capacidad (75) o (77) entre los terminales (y2, y1 ) de los subsistemas (90 y 91 ) respectivamente.

- Control I I I, los interruptores (55 y 57) o (63 y 65) se encuentran encendidos y los interruptores (51 , 53, 67c y 69c) o (59, 61 , 71 c y 73c) apagados. La tensión resultante (Uy21 ) en los terminales (y2, y1 ) de los subsistemas (90 y 91 ) corresponde con la suma de las tensiones o potenciales (UC) de cada una de las capacidades (76 y 75) o (77 y 78) respectivamente. En los estados de control I I y II I, el almacén de energía formado por las capacidades (76 y 75) o (77 y 78) recibe o libera energía en función de la dirección de la corriente que circula a través de los terminales del subsistema. En el estado de control I, la energía en las capacidades (76 y 75) o (77 y 78) se mantiene constante. Por último, las Figuras 12a y 12b muestran detalladamente un cuarto conjunto de diagramas eléctricos propuestos en esta invención para los subsistemas (90 y 91 ) correspondientes al circuito convertidor especificado inicialmente. Cada uno de los subsistemas superiores (90) detallados en la Figura 12a se caracterizan por un circuito eléctrico compuesto por cuatro interruptores (57, 55, 53 y 51 ) basados en dispositivos semiconductores, que pueden ser controlados tanto en su encendido como en el apagado y se encuentran conectados eléctricamente en serie, cuatro diodos (58, 56, 54 y 52), cada uno conectado eléctricamente en antiparalelo con cada interruptor (57, 55, 53 y 51 ), dos capacidades de almacenamiento unipolar (76 y 75) conectados eléctricamente en serie entre si y en paralelo con los cuatro interruptores (57, 55, 53 y 51 ) y una capacidad adicional flotante (74d) dispuesta en paralelo con los interruptores (55 y 53). Concretamente, el terminal positivo de la capacidad (76) se conecta al colector del interruptor (57) y el terminal negativo de la capacidad (75) se conecta al emisor del interruptor (51 ). El punto de enlace entre ambas capacidades (75 y 76) se define como (Po) o punto medio capacitivo. Por otro lado, el Terminal positivo de la capacidad (74d) se conecta en la unión entre el emisor del interruptor (57) y el colector del interruptor (55), mientras que el Terminal negativo se conecta en la unión entre el emisor del interruptor (53) y el colector del interruptor (51 ). En los subsistemas (90) superiores de la Figura 12a, el terminal (y2) se conecta en la unión entre el emisor del interruptor (55), el colector del interruptor (53), el ánodo del diodo (56) y el cátodo del diodo (54). El terminal (y1 ) se conecta en la unión entre el emisor del interruptor (51 ), el terminal negativo de la capacidad unipolar (75) y el ánodo del diodo (52).

Simétricamente, cada uno de los subsistemas inferiores (91 ) detallados en la Figura 12b se caracterizan por un circuito eléctrico compuesto por cuatro interruptores (59, 61 , 63 y 65) basados en dispositivos semiconductores, que pueden ser controlados tanto en su encendido como en el apagado y se encuentran conectados eléctricamente en serie, cuatro diodos (60, 62, 64 y 66), cada uno conectado eléctricamente en antiparalelo con cada interruptor (59, 61 , 63 y 65), dos capacidades de almacenamiento unipolar (77 y 78) conectados eléctricamente en serie entre si y en paralelo con los cuatro interruptores (59, 61 , 63 y 65) y una capacidad adicional flotante (79d) dispuesta en paralelo los interruptores (61 y 63). El terminal positivo de la capacidad (77) se conecta al colector del interruptor (59) y el terminal negativo de la capacidad (78) se conecta al emisor del interruptor (65). El punto de enlace entre ambas capacidades (77 y 78) se define como (Po) o punto medio capacitivo. Por otro lado, el Terminal positivo de la capacidad (79d) se conecta en la unión entre el emisor del interruptor (59) y el colector del interruptor (61 ), mientras que el Terminal negativo se conecta en la unión entre el emisor del interruptor (63) y el colector del interruptor (65). En los subsistemas (91 ) inferiores de la Figura 12b, el terminal (y2) se conectan en la unión entre el colector del interruptor (59), el terminal positivo de la capacidad unipolar (77) y el cátodo del diodo (60). El terminal (y1 ) se conecta en la unión entre el emisor del interruptor (61 ), el colector del interruptor (63), el ánodo del diodo (62) y el cátodo del diodo (64).

De forma equivalente a los conjuntos propuestos en esta invención, las capacidades unipolares que forman parte de estos subsistemas (74d, 76 y 75) y (77, 78 y 79d) representados en las Figuras 12a y 12b, pueden estar compuestas por uno o un conjunto de condensadores que proporcionen una capacidad total determinada. Del mismo modo, cada uno de los subsistemas (90 y 91 ) propuestos integra un sistema electrónico de gestión (80 y 81 ) correctamente asociado a su potencial de referencia (Po) que permita la correcta operación del subsistema y su comunicación (83 y 84) (85 y 86) con uno o varios sistemas de control de orden superior. Esta comunicación (83 y 84) (85 y 86) puede realizarse utilizando fibras ópticas u otras tecnologías que permitan el aislamiento y la funcionalidad adecuada entre los subsistemas y los dispositivos de control superior. Los circuitos eléctricos que forman parte de los subsistemas (90 y 91 ) detallados en las Figuras 12a y 12b presentan los cuatro estados de operación siguientes:

- Control I, los interruptores (51 y 53) o (59 y 61 ) de los subsistemas (90 y 91 ) respectivamente están encendidos, y los interruptores (55 y 57) o (63 y 65) apagados. Como resultado, la tensión (Uy21 ) resultante en los terminales (y2 y y1 ) es igual a cero. En este estado, la energía en las capacidades (74d, 75 y 76) o (77, 78 y 79d) se mantiene constante.

- Control I I, los interruptores (51 y 55) o (59 y 63) están encendidos, mientras que los interruptores (53 y 57) o (61 y 65) se encuentran apagados. En este caso, se establece la tensión o potencial (UC) correspondiente a la de la capacidad (74d) o (79d) entre los terminales (y2, y1 ) de los subsistemas (90 y 91 ) respectivamente. En este estado, el almacén de energía formado por las capacidades (74d) o (79d) recibe o libera energía en función de la dirección de la corriente que circula a través de los terminales del subsistema, mientras que la energía en las capacidades (75 y 76) o (77 y 78) se mantiene constante.

- Control I II, los interruptores (53 y 57) o (61 y 65) están encendidos, mientras que los interruptores (51 y 55) o (59 y 63) se encuentran apagados. En este caso, se establece la tensión o potencial (UC) entre los terminales (y2, y1 ) correspondiente a la resultante de la resta entre los potenciales que agrupan las capacidades (76 y 75) o (77 y 78) y sus potenciales inversamente relacionados (74d) o (79d) respectivamente. En este estado, el almacén de energía resultante entre las capacidades (74d, 75 y 76) o (77, 78 y 79d) recibe o libera energía en función de la dirección de la corriente que circula a través de los terminales del subsistema.

- Control IV, los interruptores (55 y 57) o (63 y 65) se encuentran encendidos y los interruptores (51 y 53) o (59 y 61 ) apagados. La tensión resultante (Uy21 ) en los terminales (y2, y1 ) de los subsistemas (90 y 91 ) corresponde con la suma de las tensiones o potenciales (UC) de cada una de las capacidades (76 y 75) o (77 y 78) respectivamente. En este estado, el almacén de energía resultante entre las capacidades (75 y 76) o (77 y 78) recibe o libera energía en función de la dirección de la corriente que circula a través de los terminales del subsistema, mientras que la energía en las capacidades (74d) o (79d) se mantiene constante.