Login| Sign Up| Help| Contact|

Patent Searching and Data


Title:
SUB-PIXEL STRUCTURE OF THIN FILM TRANSISTOR LIQUID CRYSTAL DISPLAY AND LIQUID CRYSTAL DISPLAY
Document Type and Number:
WIPO Patent Application WO/2013/078921
Kind Code:
A1
Abstract:
Disclosed are a sub-pixel structure of a thin film transistor liquid crystal display and a liquid crystal display. The sub-pixel structure comprises: gate lines (110), data lines (120), a thin film transistor (130), sub-pixel electrodes (140), and common electrodes (160) formed on an array substrate, wherein a first domain liquid crystal electric field and a second domain liquid crystal electric field are located on the two sides of the gate line (110) between the sub-pixel electrode (140) and the common electrode (160), the included angle between the directions of the first and second domain liquid crystal electric fields being greater than 0° and smaller than 180°.

Inventors:
CHEN XI (CN)
Application Number:
PCT/CN2012/082695
Publication Date:
June 06, 2013
Filing Date:
October 10, 2012
Export Citation:
Click for automatic bibliography generation   Help
Assignee:
BEIJING BOE OPTOELECTRONICS (CN)
International Classes:
G02F1/1362; G02F1/133; G02F1/1368
Foreign References:
CN102236211A2011-11-09
CN1696769A2005-11-16
CN201845776U2011-05-25
CN202339463U2012-07-18
CN102203663A2011-09-28
Attorney, Agent or Firm:
LIU, SHEN & ASSOCIATES (CN)
北京市柳沈律师事务所 (CN)
Download PDF:
Claims:
权利要求书

1、一种薄膜晶体管液晶显示器的亚像素结构, 包括: 形成在阵列基板上 的栅线, 数据线, 薄膜晶体管, 亚像素电极, 以及公共电极, 其中,

所述亚像素电极与所述公共电极之间产生分别位于所述栅线的两侧的第 一畴液晶电场以及第二畴液晶电场,,所述第一畴液晶电场的方向与所述第二 畴液晶电场的方向之间的夹角大于 0° 且小于 180° 。

2、如权利要求 1所述的亚像素结构, 其中, 所述公共电极包括分别位于 所述栅线的两侧的第一畴公共电极以及第二畴公共电极, 所述第一畴公共电 极与所述亚像素电极之间产生所述第一畴液晶电场, 且所述第二畴公共电极 与所述亚像素电极之间产生所述第二畴液晶电场。

3、如权利要求 1所述的亚像素结构, 其中, 所述亚像素电极包括分别位 于所述栅线的两侧的第一畴亚像素电极和第二畴亚像素电极, 所述第一畴亚 像素电极与所述公共电极之间产生所述第一畴液晶电场的亚像素电极, 且所 述第二畴亚像素电极与所述公共电极之间产生所述第二畴液晶电场。

4、如权利要求 1所述的亚像素结构, 其中, 所述薄膜晶体管的源电极的 两端均连接到所述亚像素电极。

5、如权利要求 4所述的亚像素结构, 其中, 所述薄膜晶体管的源电极与 所述栅线垂直, 且关于所述栅线的中心线对称。

6、如权利要求 4所述的亚像素结构, 其中, 所述薄膜晶体管的漏电极与 所述数据线连接, 且所述漏电极关于所述栅线的中心线对称。

7、如权利要求 5所述的亚像素结构, 其中, 所述薄膜晶体管的漏电极与 所述数据线连接, 且所述漏电极关于所述栅线的中心线对称。

8、如权利要求 1所述的亚像素结构, 其中, 所述第一畴液晶电场以及所 述第二畴液晶电场均位于在所述数据线的同一侧。

9、如权利要求 1所述的亚像素结构, 其中, 所述亚像素电极与公共电极 之间包括钝化层。

10、 如权利要求 1所述的亚像素结构, 其中, 还包括: 黑矩阵, 所述黑 矩阵位于彩膜基板上与所述栅线对应的位置。

11、 一种薄膜晶体管液晶显示器, 包括权利要求 1所述的像素结构。

Description:
薄膜晶体管液晶显示器的亚像素结构及液晶显 示器 技术领域

本发明的实施例涉及薄膜晶体管液晶显示器的 亚像素结构及液晶显示 器。 背景技术

薄月莫晶体管液晶显示器 ( Thin Film Transistor -Liquid Crystal Dislay, TFT-LCD ) 因其体积小、 重量轻、 功耗低且无辐射等优点在目前的平板显示 器市场占据了主导地位。 TFT-LCD显示屏是由阵列基板和对置基板(例如 彩膜基板)对盒, 其间抽真空后封灌液晶材料而形成。 TFT-LCD的显示屏形 成有由几十万到上百万的像素结构的构成的像 素结构阵列, 这些像素结构通 过 TFT的控制来显示图形。

目前, ADS 由于具有广视角的优点已被广泛应用。 ADS 是 ADSDS

( ADvanced Super Dimension Switch ) 的简称, 即高级超维场转换技术, 通 生的电场形成多维电场, 使液晶盒内条状电极间、 电极正上方所有取向液晶 分子都能够产生旋转, 从而提高了液晶工作效率并增大了透光效率。 高级超 维场开关技术可以提高 TFT-LCD产品的画面品质, 具有高分辨率、 高透过 率、 低功耗、 宽视角、 高开口率、 低色差、 无挤压水波紋(push Mura )等优 点。

通常 ADS模式的 TFT-LCD的像素结构包含多个亚像素结构。 图 1示出 了现有的亚像素结构在阵列基板上的构造,其 包括:相互正交的栅线 10和数 据线 20、位于栅线 10与数据线 20的交叉区域的薄膜晶体管 30,亚像素电极 40 (即为板状电极 ) , 以及公共电极 50 (即为多个条状电极)形成在栅线 10 与数据线 20围成的区域中。 其中, 薄膜晶体管 30位于栅线上方, 且薄膜晶 体管 30的栅电极与栅线 10连接,薄膜晶体管 30的漏电极与数据线 20连接, 薄膜晶体管 30的源电极与亚像素电极 40连接; 亚像素电极 40与公共电极 50彼此重叠。公共电极 50与亚像素电极 40之间产生的液晶电场为多维电场, 方向是一致的。这种亚像素结构中的所有公共 电极 50的方向一致, 即为一畴 ( 1 -Domain )结构。 这种结构中, 由于公共电极 50与亚像素电极 40之间产 生的多维液晶电场方向一致, 导致了在一个亚像素结构中液晶分子偏转方向 一致, 造成了颜色的偏差。

为解决上述色偏问题, 目前 ADS模式的 TFT-LCD的亚像素结构釆用双 畴结构。 图 2示出了现有的 ADS模式 TFT-LCD的双畴亚像素结构在阵列基 板上的构造。 如图 2所示, ADS模式的 TFT-LCD的亚像素结构在阵列基板 上包括: 栅线 10, 数据线 20, 薄膜晶体管 30, 亚像素电极 40, 以及公共电 极 50。 与 1-Domain亚像素结构的公共电极 50不同, 双畴亚像素结构的公共 电极 60包含两种不同取向的条状公共电极 61和 62。 条状公共电极 61的与 亚像素电极 40之间产生的第一畴液晶电场方向不同于条状 共电极 62与亚 像素电极 40之间产生的第二畴液晶电场方向。 由于公共电极 50与亚像素电 极 60之间产生的液晶电场方向分为两畴,这样液 分子可在两个不同方向偏 转, 可以有效改善色偏问题。

但是, 由于在两畴的交界处液晶的偏转方向处于不均 一的状态, 在显示 屏的显示区域产生了暗区。

可见,现有的具有双畴亚像素结构的 ADS模式的 TFT-LCD中易出现暗 区, 液晶显示器的画面质量还不是艮好。 发明内容

本发明的实施例提供一种薄膜晶体管液晶显示 器的亚像素结构, 包括: 形成在阵列基板上的栅线, 数据线, 薄膜晶体管, 亚像素电极, 以及公共电 极, 其中所述亚像素电极与所述公共电极之间产生 分别位于所述栅线的两侧 的第一畴液晶电场以及第二畴液晶电场, 所述第一畴液晶电场的方向与所述 第二畴液晶电场的方向之间的夹角大于 0。 且小于 180。 。

本发明的另一实施例提供一种包括上述亚像素 结构的液晶显示器。 附图说明

为了更清楚地说明本发明实施例的技术方案, 下面将对实施例或现有技 术描述中所需要使用的附图作简单地介绍, 显而易见地, 下面描述中的附图 仅仅涉及本发明的一些实施例, 并非对本发明的限制。

图 1为现有技术中 1-Domain亚像素结构在阵列基板上的构造的俯视 意图;

图 2为现有技术中双畴亚像素结构在阵列基板上 构造的俯视示意图; 图 3为本发明的一实施例的亚像素结构在阵列基 上的构造的俯视示意 图;

图 4为本发明的另一实施例的亚像素结构在阵列 板上的构造的俯视示 意图;

图 5为本发明的实施例中像素结构在阵列基板上 构造的制作流程图; 图 6为图 3 中的亚像素结构在阵列基板上的构造沿 A-A线的截面示意 图。 具体实施方式

下面将结合附图,对本发明实施例中的技术方 案进行清楚、完整地描述, 显然, 所描述的实施例仅仅是本发明一部分实施例, 而不是全部的实施例。 基于本发明中的实施例, 本领域普通技术人员在没有做出创造性劳动前 提下 所获得的所有其他实施例, 都属于本发明保护的范围。

在本发明的一个实施例中, 薄膜晶体管液晶显示器的亚像素结构为能够 形成两畴液晶电场的两畴亚像素结构,其中, 栅线位于两畴液晶电场交界处, 即亚像素电极与公共电极之间产生的第一畴液 晶电场以及第二畴液晶电场分 别位于栅线的两侧。 其中, 第一畴液晶电场的方向与第二畴液晶电场的方 向 之间的夹角大于 0° 且小于 180° 。

在双畴亚像素结构中, 在两畴液晶电场的交界处, 易在显示屏上形成暗 区, 而 TFT-LCD的彩膜基板上与栅线对应的位置上有黑 阵, 即 TFT-LCD 显示屏上与栅线对应的位置也为暗区。 在本申请的实施例中, 将栅线设置在 两畴交界处, 从而将上述两处暗区进行了重叠, 这样, 减少了 TFT-LCD显 示屏的显示区域中的暗区面积, 提高了双畴亚像素结构的透过率, 同时提高 了画面质量。

下面的描述主要针对单个亚像素结构进行, 但是其他的亚像素结构可以 相同地形成。 参见图 3 ,本发明的实施例中的 TFT-LCD的亚像素结构在阵列基板上的 构造包括: 相互正交的栅线 110和数据线 120, 位于栅线 110和数据线 120 交叉区域的薄膜晶体管 130, 位于栅线 110与数据线 120围成的区域中的亚 像素电极 140以及公共电极 160。 其中, 亚像素电极 140与公共电极 160交 叠设置, 两者之间通过钝化层(图 3中未示出) 电性隔离。 公共电极 160包 含两种不同取向的条状公共电极 161和 162, 亚像素电极 140例如为板状电 极。 公共电极 160形成在像素电极 140上方。

亚像素电极 140与条状公共电极 161之间产生第一畴液晶电场, 亚像素 电极 140与条状公共电极 162之间产生第二畴液晶电场, 且第一畴液晶电场 与第二畴液晶电场分别位于栅线 10的两侧。

具体地, 公共电极 160包括分别位于栅线 110的两侧的用于产生第一畴 液晶电场的第一畴条状公共电极 161以及用于产生第二畴液晶电场的第二畴 条状公共电极 162。

可见, 用于产生不同畴液晶电场的第一畴条状公共电 极 161与第一畴条 状公共电极 162分别位于栅线 110的不同侧。 换句话说, 栅线 110位于第一 畴条状公共电极 161与第一畴条状公共电极 162的交界处。

其中, 第一畴液晶电场的方向与第二畴液晶电场的方 向不同, 即该 TFT-LCD的亚像素结构为双畴结构。 因此, 第一畴液晶电场的方向与第二畴 液晶电场的方向的夹角大于 0° 且小于 180° 。 这里, 液晶电场的方向由条 状公共电极 161和 162来决定。 第一畴条状公共电极 161的方向与第二畴条 状公共电极 162的方向之间的夹角大于 0。 且小于 180。 。

在上述亚像素结构中, 请同时参见图 3和 6, 薄膜晶体管 130位于栅线 110上方, 且薄膜晶体管 130的栅电极与栅线 110连接, 薄膜晶体管 130的 漏电极 132与数据线 120连接, 薄膜晶体管 130的源电极 131与亚像素电极 140连接。 亚像素电极 140以及公共电极 160位于栅线 110与数据线 120所 围成的区域。 第一畴液晶电场以及第二畴液晶电场均位于数 据线 120的同一 侧。

上述双畴亚像素结构还包括在彩膜基板上与栅 线 110对应的的黑矩阵。 在本发明的实施例的亚像素结构中,栅线 110位于两畴液晶电场交界处, 即产生的不同畴的液晶电场分别位于栅线 110 的不同侧, 在如图 3 所示的 TFT-LCD的亚像素结构中, 薄膜晶体管 130位于栅线 110上方, 薄膜晶体管 130的源电极 131和漏电极 132分别位于栅线 110中心线上方的两侧,可见, 薄膜晶体管 130的源电极 131仅在栅线 110的一侧与亚像素电极 140连接。 这样, 在制作 TFT-LCD时, 当制作栅极层(Gate )与源漏级层 ( SD ) 时工 艺发生了偏差, 栅源寄生电容 Cgs很容易发生变化, 这样导致了不同显示区 域的跳变电压有所不同,当跳变电压较大时, 导致显示画面出现闪烁( Flicker ) 或者残像发生, 影响了画面质量。

因此, 为进一步提高 TFT-LCD的画面质量时, 本发明的另一实施例中, 对薄膜晶体管的结构进行了改变, 使得薄膜晶体管的源电极的两端都与亚像 素电极连接。 参见图 4, 该 TFT-LCD的亚像素结构在阵列基板上例如包括: 栅线 110, 数据线 120, 薄膜晶体管 130,, 亚像素电极 140, 以及公共电极 160。

图 4所示的 TFT-LCD的亚像素结构与图 3所示的 TFT-LCD的亚像素结 构的不同之处在于薄膜晶体管 130,,该薄膜晶体管 130,位于栅线 110的上方, 并且, 薄膜晶体管 130'的源电极 131 '具有分别位于栅线 110的轴心线两侧的 两个端部 13Γ-1和 13Γ-2, 且两个端部 13Γ-1和 13Γ-2都与亚像素电极 140 连接。

这样, 栅源寄生电容 Cgs有自补偿的作用, 当制作像素结构 140时, 即 使 Gate与 SD两层工艺发生偏差, 无论是往哪个方向偏差, 因为这里的 Cgs 是分为栅线 110的中心线两侧的两部分, 因此不管工艺如何改变, 总的 Cgs 均不改变, 这样稳定了跳变电压 A Vp, 减少了显示画面出现闪烁 (Flicker ) 或者残像发生的几率, 保证了画面品质。

如图 4所示的薄膜晶体管 130'中, 源电极 13Γ形成为与栅线 110垂直, 并且关于栅线 110的中心线为对称。 这样, 进一步保证了 Cg自补偿。

由于图 4所示的薄膜晶体管 130,的源电极 131,与栅线 110垂直, 因此, 薄膜晶体管 130,的漏电极 132,的结构也可被改变, 如图 4所示, 漏电极 132, 也位于栅线 110的中心线的两侧, 较佳地, 漏电极 132'也关于栅线 110的中 心线为对称。

当然, 图 4所示的仅为根据本发明实施例的一种具体薄 晶体管 130'的 结构, 在其他实施例中, 只要薄膜晶体管的源电极的两端均与亚像素电 极连 接, 则该薄膜晶体管就可对栅源寄生电容 Cgs进行自补偿。 例如: 薄膜晶体 管的源电极位于栅线的上方, 源电极与栅线之间存在 60。 的夹角, 并且源电 极的两端分别与亚像素电极连接, 则该薄膜晶体管可对栅源寄生电容 Cgs进 行自补偿。 其他的薄膜晶体管结构就不再类举了。

下面结合说明书附图对本发明实施例作进一步 详细描述。

本实施例的 TFT-LCD的亚像素结构为双畴结构。 第一畴液晶电场的方 向与第二畴液晶电场的方向不同, 掩膜工艺包括: 制图, 光刻胶涂覆、 曝光、 显影、 刻蚀等工艺。

参见图 3、 5和 6, 该 TFT-LCD的亚像素结构的制作过程包括: 步骤 501: 在基底基板 100上形成栅线 110。

这里, 釆用掩膜工艺在基板 100上形成栅线 110。 与现有的双畴亚像素 结构不同, 本实施例中栅线 110要形成于两畴条状公共电极的交界处, 即用 于产生第一畴液晶电场方向的条状公共电极 161与用于产生第二畴液晶电场 方向的条状公共电极 162分别位于栅线 110的两侧, 因此, 在掩膜工艺的掩 模板图案设计过程中, 仅需变更用于形成栅线的图案的位置, 使得要形成的 栅线位于要形成的第一畴条状公共电极 161与第二畴条状公共电极 162的交 界处。 然后根据设计的掩模图案, 进行后续的光刻胶涂覆、 曝光、 显影、 刻 蚀等工艺, 从而形成本实施例中的栅线 110。

步骤 502:依次形成栅极绝缘层 102以及有源层 103。有源层 103例如为 包括 a-Si和 n+-Si 的多层膜。

步骤 503:形成数据线 120和薄膜晶体管 130的源电极 131和漏电极 132。 薄膜晶体管 130的源电极 131和漏电极 132在有源层 103上。

这里, 仍旧釆用掩膜工艺, 由于薄膜晶体管位于栅线的上方, 数据线与 漏电极连接, 因此, 在形成图 3所示的像素结构时, 仍旧只需在掩膜工艺的 掩模板图案设计过程中根据所形成的栅线 110的位置设计用于形成数据线以 及薄膜晶体管的源电极、 漏电极以及 TFT沟道的图案的位置, 然后, 根据设 计的图案, 进行后续的光刻胶涂覆、 曝光、 显影、 刻蚀等工艺。

若要形成图 4所示的像素结构, 则需在掩膜工艺中使薄膜晶体管的源电 极的两端分别与亚像素电极连接, 较佳地, 还可使得源电极形成为与栅线垂 直, 且关于栅线的中心线对称。 当然, 漏电极仍与数据线连接, 较佳地, 使 得漏电极也关于栅线的中心线对称。

步骤 504 : 沉积透明导电薄膜, 并且釆用掩膜工艺, 以形成亚像素 ( sub-Pixel ) 电极 140。

亚像素电极 140与漏电极 132相连。

这里, 透明导电薄膜可以使用氧化铟锡 ( ITO )和氧化铟辞 ( IZO )单层 膜, 或上述材料的多层膜。 透明导电薄膜的材质包括: 氧化铟锡(ITO ) , 氧化铟辞(IZO ) 中的一种或两种。

步骤 505: 形成钝化层 104, 以及钝化层上的过孔。

这里, 虽然在亚像素结构中没有过孔, 但在显示屏的周边区域要形成过 孔, 因此在钝化层沉积后, 仍然需要做一次掩膜工艺。

步骤 506: 沉积透明导电薄膜, 并且釆用掩膜工艺, 以形成公共(Vcom ) 电极 160。

此步骤中沉积的透明导电薄膜可与步骤 504中的一致。

这样公共电极 150与亚像素电极 140之间包括钝化层 104。

根据上述 1+4掩膜工艺可以制作出 TFT-LCD亚像素结构。 当然本发明 的实施例不限于此,还可以釆用 1+5掩膜工艺制作出 TFT-LCD亚像素结构。 由于只是栅线的位置发生了改变, 或, 栅线的位置和薄膜晶体管的结构发生 了改变, 因此, 只需要在掩膜工艺中修改掩模板的图案设计, 其他的步骤都 不需要进行改变, 可见, 现有技术中的 TFT-LCD的亚像素结构的形成工艺 都可以用于制作本发明的实施例中的 TFT-LCD的亚像素结构。

上述所有实施例的 TFT-LCD亚像素结构中, 每畴液晶电场的方向由公 共电极决定, 但是本发明的实施例不限于此。

在本发明的另一实施例中,每畴液晶电场的方 向还可由亚像素电极决定, 此时, 亚像素电极分两畴, 分别位于栅线的两侧, 即产生第一畴液晶电场的 第一畴亚像素电极, 以及产生第二畴液晶电场的第二畴亚像素电极 分别位于 栅线的两侧。 第一畴液晶电场的方向与第二畴液晶电场的方 向不同, 即第一 畴亚像素电极的方向与第二畴亚像素电极的方 向之间的夹角大于 0。 且小于 180。 。 在此实施例中, 公共电极不分畴, 为一层 ITO电极。 在本实施例中, 两畴亚像素电极仍需 TFT中的源电极连接, 可以只与源电极的一端连接, 较 佳地, 为保证了 Cg 自补偿, 可与源电极的两端分别连接, 即第一畴亚像素 电极与源电极的一端连接,第二畴亚像素电极 与源电极的另一端连接。 因此, 该 TFT-LCD的亚像素结构中的其他的结构可与以上 照图 3、 4和 6所描述 的实施例中一样, 不再具体描述。

在上述所有实施例中, TFT-LCD的亚像素结构中, TFT位于栅线的上方, 因此 TFT的源电极以及漏电极都位于栅线的上方,但 是本发明的实施例不限 于此。 在本发明的其他实施例中 TFT-LCD的像素结构中的 TFT的源电极以 及漏电极可位于栅线的下方, 或者, TFT的源电极以及漏电极位于栅线的侧 方。 也就是, 在本发明的实施例中的 TFT-LCD的像素结构中, 只要亚像素 电极与公共电极之间产生的第一畴液晶电场, 以及第二畴液晶电场分别位于 栅线的两侧即可, 而 TFT-LCD的像素结构中的栅线、 数据线、 薄膜晶体管 的具体位置关系可以是多样的。

本发明的实施例中, TFT-LCD的亚像素结构中的栅线位于两畴液晶电 交界处, 即栅线的一侧的有第一畴液晶电场, 栅线的另一侧有第二畴液晶电 场, 第一畴液晶电场的方向与第二畴液晶电场的方 向不同, 并且在该交界处 上方有遮光作用的黑矩阵, 这样, 两畴液晶电场的交界处在显示屏上形成的 暗区与栅线在显示屏上形成的暗区重叠, 减少了 TFT-LCD显示屏上的暗区 面积, 提高了双畴结构的透过率, 提高画面质量。

另外, 由于薄膜晶体管发生了改变, 薄膜晶体管的源电极的两端分别与 亚像素电极连接, 这样, 可对栅源寄生电容 Cgs进行自补偿, 即时制作像素 结构的工艺发生偏差时, Cgs数值也不会发生改变, 这样稳定了跳变电压 Δ

Vp, 减少了显示画面出现闪烁 (Flicker )或者残像发生的几率, 保证了画面 口口 臾

应理解, 在本文中, "第一构件位于第三构件的一侧" 是指该第一构件 在基底基板上的垂直投影位于该第三构件在基 底基板上的垂直投影的一侧。 类似地, "第一构件和第二构件分别位于第三构件的两 " 是指该第一构件 和该第二构件在基底基板上的垂直投影分别位 于该第三构件在基底基板的垂 直投影的两侧。 本文中的 "第一构件在第二构件上方" 是指该第一构件相对 于该第二构件更加远离基底基板。

本发明的实施例还提供了一种液晶显示器, 其包括上述任一实施例的亚 像素结构。 本发明的实施例的液晶显示器例如用于液晶电 视、 手机、 液晶显 示器、 GPS等。 在一些示例例中, 该液晶显示其还包括为阵列基板提供背光 的背光源。

(1 )一种薄膜晶体管液晶显示器的亚像素结构, 包括: 形成在阵列基板 上的栅线, 数据线, 薄膜晶体管, 亚像素电极, 以及公共电极, 其中所述亚 像素电极与所述公共电极之间产生分别位于所 述栅线的两侧的第一畴液晶电 场以及第二畴液晶电场,,所述第一畴液晶电 场的方向与所述第二畴液晶电场 的方向之间的夹角大于 0° 且小于 180° 。

(2)根据 (1 ) 的亚像素结构, 其中, 所述公共电极包括分别位于所述 栅线的两侧的第一畴公共电极以及第二畴公共 电极, 所述第一畴公共电极与 所述亚像素电极之间产生所述第一畴液晶电场 , 且所述第二畴公共电极与所 述亚像素电极之间产生所述第二畴液晶电场。

(3)根据 (1 ) 的亚像素结构, 其中, 所述亚像素电极包括分别位于所 述栅线的两侧的第一畴亚像素电极和第二畴亚 像素电极, 所述第一畴亚像素 电极与所述公共电极之间产生所述第一畴液晶 电场的亚像素电极, 且所述第 二畴亚像素电极与所述公共电极之间产生所述 第二畴液晶电场。

(4)根据 (1 ) 的亚像素结构, 其中, 所述薄膜晶体管的源电极的两端 均连接到所述亚像素电极。

(5)根据(4) 的亚像素结构, 其中, 所述薄膜晶体管的源电极与所述 栅线垂直, 且关于所述栅线的中心线对称。

( 6 )根据( 4 )或( 5 )所述的亚像素结构, 其中, 所述薄膜晶体管的漏 电极与所述数据线连接, 且所述漏电极关于所述栅线的中心线对称。

(7)根据 (1 ) 的亚像素结构, 其中, 所述第一畴液晶电场以及所述第 二畴液晶电场均位于在所述数据线的同一侧。

(8)根据 (1 ) 的亚像素结构, 其中, 所述亚像素电极与公共电极之间 包括钝化层。

(9)根据 (1 ) 的亚像素结构, 其中, 还包括: 黑矩阵, 所述黑矩阵位 于彩膜基板上与所述栅线对应的位置。

( 10 )一种薄膜晶体管液晶显示器, 包( 1 )至( 9 )任一项的像素结构。 虽然上文中已经用一般性说明和具体实施方式 对本发明作了详尽的描 述, 但在本发明基础上, 可以对之作一些修改或改进, 这对本领域技术人员 而言是显而易见的。 因此, 在不偏离本发明精神的基础上所做的这些修改 或 改进, 均属于本发明要求保护的范围。