Title:
設計方法、プログラム、メモリ媒体および設計装置
Document Type and Number:
Japanese Patent JPWO2014111969
Kind Code:
A1
Abstract:
PLDおよびICが配置された基板をコンピュータによって設計する設計方法は、前記基板における前記PLDおよび前記ICの配置、および、前記基板の設計基準を取得する取得工程と、前記取得工程で取得した前記配置および前記基板の前記設計基準に応じて前記PLDのピン割当を決定する決定工程と、を含む。
More Like This:
Inventors:
Moriya Masayuki
Application Number:
JP2014557174A
Publication Date:
January 19, 2017
Filing Date:
January 16, 2013
Export Citation:
Assignee:
Zuken Co., Ltd.
International Classes:
G06F17/50; H05K3/00
Domestic Patent References:
JP2010033491A | 2010-02-12 | |||
JP2008165750A | 2008-07-17 | |||
JPH03180976A | 1991-08-06 |
Attorney, Agent or Firm:
Yasunori Otsuka
Shiro Takayanagi
Yasuhiro Otsuka
Shuji Kimura
Shiro Takayanagi
Yasuhiro Otsuka
Shuji Kimura