Login| Sign Up| Help| Contact|

Patent Searching and Data


Title:
低オーバーヘッド広帯域幅再構成可能な相互接続装置及び方法
Document Type and Number:
Japanese Patent JP2022548483
Kind Code:
A
Abstract:
これら3つのモード、すなわち、第1のモード(例えば、帯域幅モード)、第2のモード(例えば、待ち時間モード)、及び第3のモード(例えば、エネルギモード)のうちの1つで作動するように、緩衝相互接続部リンクのペアを再構成するための低オーバーヘッドの方法及び装置が記載される。帯域幅モードにおいて、緩衝相互接続部リンクペア内の各リンクは、ソースから宛先へ一意的な信号を送る。待ち時間モードにおいて、ペア内の両方のリンクは、送信元から宛先まで同じ信号を送り、ペア内の一方のリンクは「プライマリ」であり、他方は「アシスト」と呼ばれる。この緩衝相互接続部のペアにおける遷移の時間的整合は、プライマリの実効容量を減少させ、それによって、遅延又は待ち時間を減少させる。エネルギモードでは、ペアの1つのリンク(プライマリ)だけが信号を送る一方で、ペア内の他のリンクはアイドルになる。一方の側のアイドル状態の隣接物は、プライマリのエネルギ消費を低減させる。

Inventors:
Liu, Hui Chu
Karnik, Tanay
Shin, Tejipal
Liu Yan-Chen
Subramanian, Lavanya
Kumashkar, Mahesh
Choday, Sri Harsha
Subrahmanane, Sreenivas
Vaidyanathan, Kaushik
Morris, Daniel H.
Avush, Yui Girl Yee.
Young, Ian A.
Application Number:
JP2022508484A
Publication Date:
November 21, 2022
Filing Date:
August 19, 2020
Export Citation:
Click for automatic bibliography generation   Help
Assignee:
Intel Corporation
International Classes:
H04L49/112; G06F1/3209; G06F1/3234; G06F13/38; H04L12/10; H04L49/111
Attorney, Agent or Firm:
Tadashige Ito
Tadahiko Ito
Osamu Miyazaki