Login| Sign Up| Help| Contact|

Patent Searching and Data


Title:
METHOD FOR DEMODULATING A SIGNAL IN A MANCHESTER CODE
Document Type and Number:
WIPO Patent Application WO/2007/139424
Kind Code:
A1
Abstract:
The inventive method consists in integrating a data signal, in forming four pulse sequences, at the moments,when pulses of the third and fourth sequences occur, in forming levels of an output binary signal and in forming pulses which enable the integrator to be set to nil. Said invention makes possible to exclude noises in the signal at the integrator output at the beginning of a successive information interval and noses inside the device when the data signal is absent.

Inventors:
SHADRIN ALEXANDER VIKTOROVICH (RU)
Application Number:
PCT/RU2006/000281
Publication Date:
December 06, 2007
Filing Date:
May 30, 2006
Export Citation:
Click for automatic bibliography generation   Help
Assignee:
FEDERALNOE G UNITARNOE PREDPR (RU)
SHADRIN ALEXANDER VIKTOROVICH (RU)
International Classes:
H03M5/12
Foreign References:
SU1330761A11987-08-15
RU2001101396A2002-12-20
US5023891A1991-06-11
US5748123A1998-05-05
US6370212B12002-04-09
Attorney, Agent or Firm:
BAKALOV, Gennady Vasilievich et al. (ul. Vasilievna 13,Snezhins, Chelyabinskaya obl. 0, RU)
Download PDF:
Claims:

формула изобретения

1. способ демодуляции сигнала в манчестерском коде, заключающийся в том, что биполярный информационный сигнал ограничивают по амплитуде, интегрируют, сравнивают по амплитуде проинтегрированный информационный сигнал с сигналами задан- ного уровня положительной и отрицательной полярностей, на интервалах времени, где проинтегрированный информационный сигнал превышает по амплитуде сигнал заданного уровня отрицательной или положительной полярности, формируют импульсы соответственно первой и второй последовательностей, и импульсы третьей и четвертой последовательностей и в моменты их появления формируют, соответственно, импульсы высокого или низкого уровня выходного бинарного сигнала, отличающийся тем, что импульсы третьей последовательности формируют в моменты смены знака суммы сигнала первой последовательности и входного сигнала с положительного на отрицательный, импульсы четвертой последовательности формируют в моменты смены знака разности сигнала второй последовательности и входного сигнала с положительного на от- рицательный, при этом после появления импульсов третьей и четвертой последовательностей осуществляют обнуление интегратора и удерживают нулевое напряжение на его выходе до конца текущего разрядного интервала.

2. способ по п. l, отличающийся тем, что обнуление интегратора осуществляют путем шунтирования зарядной емкости интегратора. 3. способ по п. 2, отличающийся тем, что при обнулении интегратора прерывают прохождение сигналов на вход интегратора.

4. способ по п. 2, отличающийся тем, шунтирование осуществляют путем замыкания нормально разомкнутого ключа, шунтирующего зарядную емкость интегратора,

5. способ по п. 3, отличающийся тем, что прерывание прохождения сигналов на вход интегратора осуществляют путем размыкания нормально замкнутого ключа, установленного во входную цепь интегратора.

Description:

способ демодуляции сигнала в манчестерском коде

область техники

изобретение относится к области передачи информации по проводным линиям и предназначено преимущественно для использования в системах сбора и обработки ин- формации охранных систем с их высокими требованиями к надежности каналов связи. в принципе, возможно использование изобретения в любых системах связи.

предшествующий уровень техники

код манчестер представляет собой код, формирующий в центре разрядного интервала логическую «1» при переходе информационного сигнала с высокого уровня на низкий и логический «0» - при переходе с низкого уровня на высокий, манчестерский код отличается высоким быстродействием, не требует специальных синхронизирующих слов и в нем концептуально заложена значительно более высокая помехоустойчивость по сравнению с другими видами кодов. он нашел очень широкое применение в технике связи. несмотря на это предлагаются все новые и новые технические решения, усовер- шенствующие способ демодуляции манчестерского кода (см., например, патент сша Na 6370242 "меthоd апd dеviсе fоr dесоdiпg мапсhеstеr епсоdеd dаtа", iпvепtог: Juпji Nасаi, аssigпее: оld еlесtriс Iпdшtrу со. Ltd. (JP), рriоritу dаtа: мау 20 1998, патент сша Na 6008746 "меthоd апd dеviсе fоr dесоdiпg поisу, iпtеrmittепt dаtа, suсh аs мапсhеstеr епсоdеd dаtа оr thе likе", iпvепtог: Williаm а. Whitе, аssigпее: техаs Iпstrumепt Iпсоrроrаtеd (US), рriоritу dаtа: Nоv. 13 1996, патент сша Na 5892797 "Sуstеm апd mеthоd fоr rесоvеr- iпg dаtа usiпg мапсhеstеr соdе апd оthеr bi-рhаsе lеvеl соdеs", шvепtоr: Jау ле Dепg (US), рriоritу dаtа: JuL 15. 1997).

весьма перспективным представляется способ демодуляции сигнала в манчестерском коде основанный на том, что биполярный информационный сигнал интегри- руют и сравнивают по амплитуде проинтегрированный информационный сигнал с сигналами заданного уровня положительной и отрицательной полярностей и формируют при этом высокий или низкий уровни выходного бинарного сигнала (см. патент сша Na 3979746 "нigh sрееd мапсhеstеr соdе dеmоdulаtоr", iпvепtоr: воbbу R. Jаrrеtt, аssigпее: Thе Uпitеd Stаtеs оf аmеriса аs rерrеsепtеd bу thе Sесrеtаrу оf thе Nаvу. (US), рriоritу dаtа: арr. 28 1975).

указанное техническое решение получило развитие в способе демодуляции сигнала в манчестерском коде, заключающемся в том, что при превышении проинтегрированным информационным сигналом заданных уровней положительной или отрицатель-

ной полярности, формируют импульсы первой и второй последовательностей, соответствующих единичным и нулевым значениям входного сигнала. начала импульсов обеих последовательностей формируют в моменты перехода биполярного информационного сигнала от отрицательной полярности к положительной и обратно, а длительность их сигналов устанавливают равной половине периода входного сигнала. входной сигнал и импульсные сигналы обеих последовательностей нормализуют по амплитуде. нормализованные сигналы обеих последовательностей складывают с нормализованным входным сигналом со знаками, соответствующими его информационным значениям (см. авторское свидетельство ссср N° 1156246, "способ демодуляции двухфазных трехуровневых сигналов", автор ю.г. байков, мпк H03K13/00, опубликовано 15.05. 85г. бюллетень Jfel8)

недостатком обоих упомянутых способов является влияние помех на величину сигнала на выходе интегратора в момент начала очередного информационного интервала, а также то, что на интервалах времени, где отсутствует информационный сигнал, вы- сокочастотные помехи в линии связи даже с небольшой амплитудой вызывают внутри устройства высокочастотные помехи с большой амплитудой.

наиболее совершенным представляется способ демодуляции сигнала в манчестерском коде, согласно которому биполярный информационный сигнал ограничивают по амплитуде, интегрируют, сравнивают по амплитуде проинтегрированный информа- ционный сигнал с сигналами заданного уровня положительной и отрицательной полярностей, на интервалах времени, где проинтегрированный информационный сигнал превышает по амплитуде сигнал заданного уровня положительной или отрицательной полярности, формируют импульсы соответственно первой и второй последовательностей, в моменты перехода биполярного информационного сигнала от отрицательной полярно- сти к положительной и обратно формируют импульсы соответственно третьей и четвертой последовательностей. в моменты совпадения импульсов первой и четвертой, а также второй и третьей последовательностей формируют положительные фронты меандрового сигнала, которым модулируют по амплитуде входной сигнал перед интегрированием, а также формируют высокий или низкий уровни выходного бинарного сигнала (см. автор- ское свидетельство ссср N° 1330761, "способ демодуляции биполярного фазоманипу- лированного сигнала", автор ю.г. байков, мпк H03M5/12, опубликовано 15.08.87г. бюллетень N° 30).

этот способ выбран в качестве прототипа.

недостатком данного способа является то, что под влиянием помех, а также при изменении, например, под влиянием температуры окружающей среды, параметров компонентов устройства, используемых для модуляции коэффициента передачи, величина напряжения на выходе интегратора в момент начала очередного разрядного интервала может отличаться от нуля. поскольку критерием принятия решения о том, что был принят информационный сигнал (ноль или единица) служит результат интегрирования сигнала на первой половине разрядного интервала, отличие начального напряжения на выходе интегратора от нуля в момент начала интегрирования увеличивает вероятность принятия неправильного решения. следовательно, это обстоятельство не позволяет дос- тичь максимальной помехоустойчивости демодуляции. кроме того, на интервалах времени, где отсутствует информационный сигнал, высокочастотные помехи в линии связи, даже с небольшой амплитудой, вызывают переключения с высокой частотой компараторов нулевого уровня, что приводит к возникновению внутри устройства высокочастотных помех с большой амплитудой и увеличению потребляемого тока.

раскрытие изобретения

задача изобретения — повышение помехоустойчивости демодуляции сигнала.

технический результат, позволяющий решить задачу повышения помехоустойчивости, заключается в обеспечении нулевого напряжения на выходе интегратора к мо- менту начала очередного разрядного интервала и запрещении работы компараторов, служащих для обнаружения перехода информационного сигнала через нулевой уровень, на интервалах времени, где отсутствует информационный сигнал. дополнительно, устраняется возможность увеличения потребления тока устройством, реализующим способ.

для достижения технического результата в способе демодуляции сигнала в ман- честерском коде, заключающемся в том, что биполярный информационный сигнал ограничивают по амплитуде, интегрируют, сравнивают по амплитуде проинтегрированный информационный сигнал с сигналами заданного уровня положительной и отрицательной полярностей, на интервалах времени, где проинтегрированный информационный сигнал превышает по амплитуде сигнал заданного уровня отрицательной или положительной полярности, формируют импульсы соответственно первой и второй последовательностей, и импульсы третьей и четвертой последовательностей и в моменты их появления формируют, соответственно, импульсы высокого или низкого уровня выходного бинарного сигнала, согласно изобретению, импульсы третьей последовательности формируют

в моменты смены знака суммы сигнала первой последовательности и входного сигнала с положительного на отрицательный, импульсы четвертой последовательности формируют в моменты смены знака разности сигнала второй последовательности и входного сигнала с положительного на отрицательный, при этом после появления импульсов третьей и четвертой последовательностей осуществляют обнуление интегратора и удерживают нулевое напряжение на его выходе до конца текущего разрядного интервала.

в предлагаемом решении выходное напряжение интегратора гарантированно приводится к нулю шунтированием интегратора электронным ключом. при недостаточно малом сопротивлении ключа еще больше приблизить сигнал на выходе интегратора к нулю можно, если с помощью дополнительного ключа прервать прохождение сигналов на вход интегратора одновременно с шунтированием емкости интегратора.

открывание ключа, шунтирующего емкость интегратора, можно начинать ближе к концу разрядного интервала, когда напряжение на выходе интегратора приблизится к нулю под воздействием входного сигнала. этим достигается уменьшение амплитуды то- ка через шунтирующий ключ.

предложенный принцип формирования управляющих импульсов третьей и четвертой последовательностей позволяет на интервалах времени, где отсутствует информационный сигнал, избежать переключения компараторов перехода информационного сигнала через ноль под воздействием помех в линии связи и тем самым предотвратить возможность возникновения в устройстве высокочастотных помех с большой амплитудой.

краткое описание фигур чертежа

изобретение поясняется чертежом, приведенным на фиг. 1 и фиг. 2, где: на фиг. 1 представлена функциональная схема устройства, реализующая данный способ; на фиг. 2 - последовательность операций, осуществляемая устройством при реализации способа

варианты осуществления изобретения

устройство для реализации способа (фиг.l) содержит ограничитель амплитуды входных сигналов 1, интегратор 2 (или апериодическое звено с постоянной времени, оптимизированной по отношению к длительности импульсов входного сигнала), компараторы 3 и 4 сравнения проинтегрированного сигнала с положительным и отрицательным

уровнями, резисторы 5 и 6, компараторы 7 и 8, логическое устройство 9, нормально замкнутый ключ 10, нормально разомкнутый ключ 11. на фиг.1 обозначены информационный вход 12, тактовый и информационный выходы 13 и 14.

устройство работает следующим образом. пусть на вход устройства подается последовательность логических сигналов

11001 (фиг. 2а). этой последовательности соответствует сигнал в коде манчестер, представленный на фиг. 2b, поступающий через информационный вход 12 на ограничитель амплитуды входных сигналов 1. сигнал с выхода ограничителя 1 через нормально замкнутый ключ 10 поступает на вход интегратора 2. положительный импульс входного сигнала, воздействуя на вход интегратора 2, приводит к нарастанию по абсолютному значению величины отрицательного напряжения на его выходе (фиг. 2с). в момент времени ti выходной сигнал интегратора 2 достигает значения порогового уровня компаратора 3 и сигнал на выходе компаратора 3 (фиг. 2d) переходит из высокого уровня в низкий (нулевой), образуя передний фронт первого импульса первой последовательности. сигнал в точке соединения резисторов 5 и 6 является суммой (с некоторыми весовыми коэффициентами) сигналов первой последовательности и входного сигнала. до момента U переключение компаратора 7 под воздействием каких-либо помех невозможно, т.к. напряжение в точке соединения резисторов 5 и 6 (на входе компаратора 7) не может стать отрицательным из-за большого положительного напряжения на выходе компара- тора 3. в момент U напряжение на выходе компаратора 3 становится нулевым и знак сигнала в точке соединения резисторов 5 и б полностью определяется знаком входного сигнала. в момент перехода значения входного сигнала с положительного на отрицательное напряжение на входе компаратора 7 (фиг. 2f) также станет отрицательным, а сигнал на выходе компаратора 7 примет низкий уровень (фиг. 2h). логическое устройст- во 9, получив на вход сигнал с выхода компаратора 7, устанавливает на выходе 14 логическую единицу (фиг. 2k). емкость интегратора 2 начинает разряжаться вследствие смены полярности входного сигнала и в момент времени t 2 , когда уровень напряжения на выходе интегратора 2 станет меньше порогового уровня компаратора 3, уровень сигнала на выходе компаратора 3 станет высоким, сформировав задний фронт первого импульса первой последовательности. напряжение на входе компаратора 7 (сумма входного напряжения и напряжения с выхода компаратора 2) станет положительным, а уровень напряжения на выходе компаратора 7 - высоким. единичный уровень на выходе 14 будет сохраняться до появления сигнала с выхода компаратора 8. логическое устройство 9 формирует импульс на выходе 13 (фиг. 2j), используемый для управления компонентами

устройства, обеспечивающими обнуление интегратора 2. этот импульс закрывает ключ 10, прекращающий прохождение информационного сигнала на вход интегратора 2, и открывает ключ 11, обнуляющий интегратор 2 и удерживающий нулевое напряжение на его выходе до момента начала следующего тактового интервала независимо от амплиту- ды и формы сигнала, действующего в течение второй половины тактового интервала. на следующем тактовом интервале, где также передается логическая единица, процессы на выходах интегратора 2 и компараторов 3 и 7 повторяются, а высокий уровень сигнала на выходе 14 устройства сохраняется.

процессы, происходящие в устройстве при декодировании сигнала, соответст- вующего логическому нулю, аналогичны рассмотренным. импульсы второй последовательности формируются на выходе компаратора 4. переключения компаратора 4 с высокого уровня на низкий и с низкого на высокий происходят соответственно в моменты времени t 3 и U (фиг. 2e). компаратор 8 реагирует на разность сигналов второй последовательности и входного сигнала (точнее, сигнала с выхода ограничителя). до момента времени t 3 переключение компаратора 8 при воздействии любого входного сигнала невозможно, т.к. сигнал на выходе компаратора 4 превышает любой возможный уровень сигнала на выходе ограничителя (фиг. 2g). после момента t 3 напряжение на выходе компаратора 4 становится равным нулю, следовательно, переключение компаратора 8 с высокого уровня на низкий произойдет в момент перехода входного сигнала через ноль, т.е. так же, как и при декодировании входного сигнала, соответствующего логической единице, в середине разрядного интервала. логическое устройство 9, получив сигнал с выхода компаратора 8, установит на выходе 14 логический ноль (фиг. 2k), а на выходе 13 сформирует импульс (фиг. 2j), используемый для управления компонентами устройства, обеспечивающими обнуление интегратора 2. импульсы с выхода 13 могут исполь- зоваться как тактовые импульсы, сопровождающие информационный сигнал с выхода 14. эти импульсы закрывают ключ 10, прекращающий прохождение информационного сигнала на вход интегратора 2, и открывают ключ 11, обнуляющий интегратор 2 и удерживающий нулевое напряжение на его выходе до момента начала следующего тактового интервала независимо от амплитуды и формы сигнала, действующего в течение второй половины тактового интервала. емкость интегратора 2 начинает разряжаться и в момент времени U, когда абсолютное значение напряжения на выходе интегратора 2 станет меньше порогового уровня компаратора 4, уровень сигнала на выходе компаратора 4 станет высоким, а на выходе компаратора 8 - низким. низкий уровень на выходе 14 будет сохраняться до появления сигнала с выхода компаратора 7. обнуление интегратора 2

можно осуществлять и путем модуляции коэффициента передачи ограничителя входного сигнала 1. в этом случае к началу следующего тактового интервала входного сигнала напряжение на интеграторе 2 приходит к нулевому значению под воздействием входного сигнала на второй половине информационного интервала, но может отличаться от ну- левой величины при воздействии помех.

устройство обеспечивает полную повторяемость рассмотренных процессов при демодуляции всех разрядов, исключает переключение с высокой частотой компараторов под воздействием высокочастотных помех на входе устройства, увеличение в связи с этим тока потребления устройства и появление высокочастотных помех с большой ам- плитудой внутри устройства.

устройство может использоваться для построения асинхронного канала связи, когда информационные сигналы формируются только при изменении значения передаваемого логического сигнала. в этом случае тактовый выход 13 не используется.

алгоритм работы логического устройства может быть дополнен функцией уста- новки выхода 14 в нулевое состояние при подаче питания и при длительном отсутствии информационных сигналов.

промышленная применимость

наиболее эффективным выглядит его использование в системах сбора и обработки информации интегрированных систем физической защиты объектов с их высокими требованиями к надежности каналов связи. в принципе, возможно использование изобретения в любых системах связи. рассмотренные выше варианты выполнения изобретения показывают его работоспособность.