Login| Sign Up| Help| Contact|

Patent Searching and Data


Title:
MULTIPLIER OF AN ELECTRIC SIGNAL, USING A LOCAL OSCILLATOR SIGNAL, AND METHOD USED BY SAID MULTIPLIER
Document Type and Number:
WIPO Patent Application WO/2005/064785
Kind Code:
A1
Abstract:
The invention relates to a digital multiplier (M) of an electric signal (S) that is frequency hopping modulated between two frequencies by a periodic electric signal (OL). The fundamental frequency 1/T of signal OL is included between the two frequencies and the amplitude of a second harmonic in a Fourier decomposition of signal OL is zero. The multiplier (M) comprises means (10, 12) for generating an output signal (A) that is equal to the multiplication of signal S by an OL signal having a third harmonic in the Fourier decomposition which is zero.

Inventors:
RYDEL CHARLES (FR)
Application Number:
PCT/FR2004/003348
Publication Date:
July 14, 2005
Filing Date:
December 22, 2004
Export Citation:
Click for automatic bibliography generation   Help
Assignee:
VALEO ELECTRONIQUE & SYSTEMES (FR)
RYDEL CHARLES (FR)
International Classes:
H03B28/00; H03D3/06; H04L27/14; (IPC1-7): H03D3/06
Foreign References:
EP1278301A22003-01-22
US4631694A1986-12-23
US5461583A1995-10-24
GB1575629A1980-09-24
Attorney, Agent or Firm:
Remy, Vincent (11 boulevard de Sébastopol, Paris, FR)
Download PDF:
Claims:
REVENDICATIONS
1. Multiplieur numérique M d'un signal électrique S modulé en saut de fréquence entre deux fréquences par un signal électrique OL périodique, dans lequel la fréquence fondamentale 1/T dudit signal OL est comprise entre les deux fréquences, l'amplitude d'une deuxième harmonique dans une décomposition de Fourier du signal OL étant nulle, caractérisé en ce qu'il comporte des moyens de génération (10,12 ; 10,22 ; 28,30) d'un signal de sortie (A) égal à la multiplication du signal S par un signal OL dont une troisième harmonique dans la décomposition de Fourier est nulle.
2. Multiplieur selon la revendication 1, dans lequel le signal électrique OL comporte une composante continue"c"et une composante variable f (t), f (t) étant une fonction en escalier comprenant : sur un intervalle [to ; to + T/4], un escalier montant ayant"n"marches, une hauteur de la première marche étant nulle, sur un intervalle [to + T/4 ; to + T/2], un escalier descendant comportant n marches de même largeur et de même hauteur que les n marches de l'escalier montant, la composante f (t) vérifiant de plus f (t + T/2) =f (t), et dans lequel les longueurs des n1 premières marches (Lo... Lni) et les hauteurs des n1 dernières marches (H1... Hn) vérifient :.
3. Multiplieur selon la revendication 2, les moyens de génération (10, 12 ; 10, 22 ; 28,30) étant constitués par : des moyens de division (10 ; 28) du signal S, ces moyens de division (10 ; 28) ayant 2n1 sorties : S*c, S* (c+Hl),..., S* (c+Hl+... +Hn) S* (c Hl),..., S* (c (H1+... +H,)), des moyens de sélection (12 ; 22 ; 32) comportant 2n1 entrées reliées aux sorties des moyens de division (10 ou 28) et une sortie ayant à un instant donné une valeur d'une des entrées des moyens de sélection (12 ; 22 ; 32).
4. Multiplieur selon la revendication 3, dans lequel les moyens de sélection (12,22 ou 32) comprennent : un interrupteur (16 ; 18 ; 20 ; 32) entre une des entrées des moyens de sélection (12 ; 22 ; 32) et la sortie des moyens de sélection (12 ; 22 ; 32), des moyens de pilotage de l'interrupteur, fermant l'interrupteur (16 ; 18 ; 20 ; 32) pour chaque période : o entre t0 + L0 + ... + Lk1 et t0 + L0 + ... + Lk et entre t0 + T/2 (L0 + ... + Lk) et to + T/2 (Lo +... + Lki), si l'interrupteur (16 ; 18 ; 20 ; 32) est relié à S (c+H1+... +Hk), o entre t0 + T/2 + L0 + ... + Lk1 et t0 + T/2 + L0 + ... + Lk et entre t0 + T (Lo +... + Lk) et to + T (La +... + Lk1), si l'interrupteur (16 ; 18 ; 20 ; 32) est relié à S* (c (Hl+... +Hk)), o entre to et to + Lo, entre T/2Lo et T/2 + Lo et entre TLo et T, si l'interrupteur (16 ; 18 ; 20 ; 32) est relié à S*c.
5. Multiplieur selon la revendication 3, dans lequel les moyens de sélection (12 ; 22 ; 32) comprennent : un commutateur (24) entre plusieurs de leurs entrées, des moyens de pilotage du commutateur (24).
6. Multiplieur selon la revendication 5, dans lequel le commutateur (24) est binaire et les moyens de pilotage du commutateur (24) génèrent un signal binaire.
7. Multiplieur selon la revendication 1 : sur un intervalle [to ; to + Lo], le signal électrique OL prend une valeur c, sur un intervalle [to + Lo ; to + T/2Lo], le signal électrique prend une valeur c + H1, sur un intervalle [to + T/2Lo ; to + T/2 + Lo], le signal électrique OL prend la valeur c, sur un intervalle [to + T/2 + Lo ; to + TLo], le signal électrique prend une valeur cH1, sur un intervalle [to + TLo ; T], le signal électrique prend la valeur c, Lo/T est sensiblement égal à 1/12.
8. Multiplieur selon la revendication 7, dans lequel"c"est nul.
9. Multiplieur selon la revendication 8, comprenant : des moyens de division (10) du signal S ayant les sorties S, S et 0. des moyens de sélection (12) comportant trois entrées reliées aux sorties S, S et 0, et une sortie prenant à un instant donné une valeur parmi S, S et 0.
10. Multiplieur selon la revendication 9, dans lequel les moyens de sélection (12) comprennent : un premier interrupteur (16) relié d'un côté à l'entrée S des moyens de sélection (12) et de l'autre côté à la sortie des moyens de sélection (12), un second interrupteur (18) relié d'un côté à l'entréeS des moyens de sélection (12) et de l'autre côté à la sortie des moyens de sélection (12), un troisième interrupteur (20) relié d'un côté à l'entrée 0 des moyens de sélection (12) et de l'autre côté à la sortie des moyens de sélection (12). des moyens de pilotages des interrupteurs (16,18 et 20) par l'intermédiaire de trois signaux binaires dont : o le premier signal ferme le premier interrupteur (16) sur un intervalle to + Lo ; t0 + T/2 L0], o le second signal ferme le second interrupteur (18) sur un intervalle [to + T/2 + L0 ; t0 + T L0], o le troisième signal ferme le troisième interrupteur (20) sur des intervalles [to ; to + Lo], [to+T/2Lo ; to + T/2 + Lo] et [to+TLo ; T].
11. Procédé de multiplication numérique d'un signal électrique S modulé en saut de fréquence entre deux fréquences par un signal électrique OL périodique, dans lequel la fréquence fondamentale 1/T dudit signal OL est comprise entre les deux fréquences, l'amplitude d'une deuxième harmonique dans une décomposition de Fourier du signal OL étant nulle, caractérisé en ce qu'on génère un signal de sortie (A) égal à la multiplication du signal S par un signal OL dont une troisième harmonique dans la décomposition de Fourier est nulle.
12. Procédé de multiplication numérique selon la revendication 11, dans une démodulation du signal électrique S, dans lequel : on calcule 2n1 valeurs : S*c, S* (c+Hl),..., S* (c+Hl+z+Hn) S* (cH1), ...
13. , S* (c(H1+...+Hn)), où c, H1.. Hn, sont des nombres positifs quelconques, on prend la valeur S*c pendant Lo, on prend successivement pour chaque k entre 1 et n la valeur S* (c+Hl+... +Hk) pendant Lk, on prend successivement pour chaque k entre n et 1 la valeur S* (c+Hi+... +Hk) pendant Lk, on prend la valeur S*c pendant 2Lo, on prend successivement pour chaque k entre 1 et n la valeur S* (cH1...Hk) pendant Lk, on prend successivement pour chaque k entre n et 1 la valeur S* (cHl...Hk) pendant Lk, on prend la valeur S*c pendant Lo, les valeurs Lo... Lni et les valeurs Hl... Hn vérifiant :.
14. Procédé de multiplication numérique selon la revendication 11, dans une démodulation du signal électrique S, dans lequel : on calcule les valeurs : 0, S etS, on prend la valeur 0 pendant Lo, on prend la valeur S pendant 2L1, on prend la valeur 0 pendant 2Lo, on prend la valeurS pendant 2L1, on prend la valeur 0 pendant Lo, le rapport L0/(4L0+4L1) étant égal à 1/12.
Description:
Multiplieur d'un signal électrique par un signal d'oscillateur local et procédé mis en oeuvre par le multiplieur La présente invention concerne un multiplieur d'un signal électrique par un signal d'oscillateur local et un procédé mis en oeuvre par le multiplieur.

L'invention s'applique plus particulièrement dans le domaine des démodulateurs de signaux modulés en saut de fréquence, par exemple dans le domaine de l'électronique automobile.

Plus précisément, l'invention concerne un multiplieur du type multiplieur numérique d'un signal électrique S modulé en saut de fréquence entre deux fréquences fi et f2 par un signal électrique OL périodique, dans lequel la fréquence fondamentale 1/T dudit signal OL est comprise entre les deux fréquences fi et f2, l'amplitude d'une deuxième harmonique dans une décomposition de Fourier du signal OL étant nulle.

II est connu d'utiliser un démodulateur comprenant deux multiplieurs du type précité, le signal d'oscillateur local de l'un des multiplieurs étant retardé de Tr/2 par rapport au signal d'oscillateur local de l'autre multiplieur.

De manière bien connue de l'homme du métier, les sorties de ces deux multiplieurs sont reliées à un dispositif détectant laquelle des sorties est en retard par rapport à l'autre. Le signal S est ainsi démodulé car la sortie en retard par rapport à l'autre change suivant que la fréquence du signal S est fi ou f2.

Les démodulateurs analogiques classiques utilisent un signal sinusoïdal et des mélangeurs linéaires. Bien que performants, ces systèmes sont très coûteux.

Une alternative pour réduire le coût est d'utiliser un système numérique pourvu de multiplieurs du type précité où le signal d'oscillateur local est un signal carré pilotant deux interrupteurs, comme illustré sur la figure 1.

Souvent, le signal électrique S n'est pas parfait et comporte des harmoniques de la fréquence fondamentale fi ou f2, qui se combineront aux harmoniques du signal d'oscillateur local en sortie du multiplieur numérique, par le biais de sommes et de différences de leurs harmoniques.

Comme on peut le voir sur la figure 2, ces sommes et différences perturbent le fonctionnement du détecteur de voie en retard, par exemple lorsque celui-ci est constitué d'une bascule D élémentaire.

Ainsi, il est connu dans l'état de la technique de supprimer ces sommes et différences en plaçant des filtres basse-bas en sortie des multiplieurs. Ces filtres sont choisis suffisamment performants pour supprimer la première fréquence parasite,

correspondant à la différence des troisièmes harmoniques des deux signaux, égale à 3f,- 3fo ou à 3fz-3fo, et qui est très proche de la fréquence utile fi-fi ou f2-fo.

L'invention a pour but de réduire le coût des filtres en permettant l'utilisation de filtres moins sélectifs.

A cet effet, l'invention a pour objet un multiplieur du type précité caractérisé en ce qu'il comporte des moyens de génération d'un signal de sortie égal à la multiplication du signal S par un signal OL dont une troisième harmonique dans la décomposition de Fourier est nulle.

Un multiplieur selon l'invention peut en outre comporter l'une ou plusieurs des caractéristiques suivantes : - le signal électrique OL comporte une composante continue"c"et une composante variable f (t), f (t) étant une fonction en escalier comprenant : o sur un intervalle [to ; to + T/4], un escalier montant ayant n marches, une hauteur de la première marche étant nulle, o sur un intervalle [to + T/4 ; to + T/2], un escalier descendant comportant n marches de même largeur et de même hauteur que les n marches de l'escalier montant, la composante f (t) vérifiant de plus f (t + T/2) =-f (t), et dans lequel les longueurs des n-1 premières marches (Lo... Ln1) et les hauteurs des n-1 dernières marches (H1... Hn) vérifient : -les moyens de génération sont constitués par : o des moyens de division du signal S, ces moyens de division ayant 2n-1 sorties : S*c, S* (c+H1),..., S* (c+Hi+... +Hn), S* (c-Hi), S* (c- (H1+... +Hn)), o des moyens de sélection comportant 2n-1 entrées reliées aux sorties des moyens de division et une sortie ayant à un instant donné une valeur d'une des entrées des moyens de sélection ; -les moyens de sélection comprennent : o un interrupteur entre une des entrées des moyens de sélection et la sortie des moyens de sélection, o des moyens de pilotage de l'interrupteur, fermant l'interrupteur pour chaque période :

'entre to + Lo +... + Lk-1 et to + Lo +... + Lk et entre to + T/2- (Lo + ... + Lk) et to + T/2- (Lo +... + Lk-1), si l'interrupteur est relié à S* (c+Hi+... +Hk), # entre t0 + T/2 + L0 + ... + Lk-1 et to + T/2 + Lo + Lk et entre to + T- (Lo +... + Lk) et to + T- (Lo +... + Lk-1), si l'interrupteur est relié à S* (c- (Hi+... +Hk », # entre to et to + L0, entre T/2-Lo et T/2 + Lo et entre T-Lo et T, si l'interrupteur est relié à S*c ; - les moyens de sélection comprennent : o un commutateur entre plusieurs de leurs entrées, o des moyens de pilotage du commutateur ; - le commutateur est binaire et les moyens de pilotage du commutateur génèrent un signal binaire ; L'invention concerne également le multiplieur particulier où"n"est égal à deux, c'est-à-dire un multiplieur numérique d'un signal électrique S modulé en saut de fréquence entre deux fréquences par un signal électrique OL périodique, dans lequel la fréquence fondamentale 1/T dudit signal OL est comprise entre les deux fréquences, caractérisé en ce que : - sur un intervalle [to ; to + Lo], le signal électrique OL prend une valeur c, - sur un intervalle [to + Lo ; to + T/2-Lo], le signal électrique prend une valeur c + H1, - sur un intervalle [to + T/2-Lo ; to + T/2 + Lo], le signal électrique OL prend la valeur c, - sur un intervalle [to + T/2 + Lo ; to + T-Lo], le signal électrique prend une valeur c-H1, - sur un intervalle [to + T - L0 ; T], le signal électrique prend la valeur c, - L0/T est sensiblement égal à 1/12.

Un multiplieur numérique selon l'invention peut en outre comporter l'une ou plusieurs des caractéristiques suivantes : -"c"estnul ; - le multiplieur comprend : o des moyens de division du signal S ayant les sorties S, -S et 0, o des moyens de sélection comportant trois entrées reliées aux sorties S, -S et 0, et une sortie prenant à un instant donné une valeur parmi S,-S et 0 ; - les moyens de sélection comprennent :

o un premier interrupteur relié d'un côté à l'entrée S des moyens de sélection et de l'autre côté à la sortie des moyens de sélection, o un second interrupteur relié d'un côté à l'entrée-S des moyens de sélection et de l'autre côté à la sortie des moyens de sélection, o un troisième interrupteur relié d'un côté à l'entrée 0 des moyens de sélection et de l'autre côté à la sortie des moyens de sélection, o des moyens de pilotages des interrupteurs par l'intermédiaire de trois signaux binaires dont : le premier signal ferme le premier interrupteur sur un intervalle [to + L0 ; to+T/2-Lo], # le second signal ferme le second interrupteur sur un intervalle [to +T/2+Lo ; to+T-Lo], # le troisième signal ferme le troisième interrupteur sur des intervalles [to ; to + t-o], [to + T/2-Lo ; to + T/2 + Lo] et [to + T- Lo ; T].

L'invention a encore pour objet un procédé de multiplication numérique d'un signal électrique S modulé en saut de fréquence entre deux fréquences par un signal électrique OL périodique, dans lequel la fréquence fondamentale 1/T dudit signal OL est comprise entre les deux fréquences, l'amplitude d'une deuxième harmonique dans une décomposition de Fourier du signal OL étant nulle, caractérisé en ce qu'on génère un signal de sortie égal à la multiplication du signal S par un signal OL dont une troisième harmonique dans la décomposition de Fourier est nulle.

Dans un mode de réalisation particulier, dans une démodulation du signal électrique S : - on calcule 2n-1 valeurs : S*c, S* (c+H1),..., S* (c+H1+... +Hn) S* (c-H1), ... , S* (c-(H1+...+Hn)), où c, Ho... Hn, sont des nombres positifs quelconques, - on prend la valeur S*c pendant Lo, - on prend successivement pour chaque k entre 1 et n la valeur S* (c+H1+... +Hk) pendant Lk, - on prend successivement pour chaque k entre n et 1 la valeur S* (c+H1+... +Hk) pendant Lk, - on prend la valeur S*c pendant 2Lo, - on prend successivement pour chaque k entre 1 et n la valeur S* (c-H-...-Hk) pendant Lk, - on prend successivement pour chaque k entre n et 1 la valeur S* (c-H1-...-Hk) pendant Lk, - on prend la valeur S*c pendant Lo, - les valeurs L0... Ln et les valeurs Hi... Hn vérifiant :

L'invention concerne également le procédé particulier où"n"est égal à deux, c'est à dire un procédé de multiplication numérique dans une démodulation d'un signal électrique S modulé en saut de fréquence, dans lequel : - on calcule les valeurs : 0, S et-S, - on prend la valeur 0 pendant Lo, - on prend la valeur S pendant 2Li, - on prend la valeur 0 pendant 2Lo, - on prend la valeur-S pendant 2Li, - on prend la valeur 0 pendant Lo, - le rapport Lo/(4Lo+4L1) est égal à 1/12.

L'invention sera mieux comprise à la lecture de la description qui va suivre, donnée uniquement à titre d'exemple et faite en se référant aux dessins dans lesquels : - la figure 1 représente un démodulateur d'un signal S modulé par saut de fréquence comprenant un multiplieur numérique M connu de l'état de la technique ; - la figure 2 illustre les problèmes rencontrés par le dispositif connu de l'état de la technique de la figure 1 ; - la figure 3 représente une première réalisation d'un multiplieur numérique selon l'invention ; - la figure 4 représente une deuxième réalisation d'un multiplieur numérique selon l'invention ; - la figure 5 représente une troisième réalisation d'un multiplieur numérique selon l'invention.

On a représenté sur la figure 3 un multiplieur numérique M selon une première réalisation de l'invention. Le multiplieur M multiplie un signal électrique S modulé en saut de fréquence entre deux fréquences par un signal OL périodique, dit oscillateur local.

La fréquence principale 1/T du signal OL est comprise entre les deux fréquences du signal S, par exemple la fréquence principale 1/T est égale à la moyenne des deux fréquences.

Dans l'exemple décrit, le signal OL comporte une composante continue nulle.

Le signal OL est une fonction en escalier comprenant sur un intervalle [to ; to + T/4], un escalier montant ayant deux marches mi et m2, la hauteur de la première marche mi étant nulle.

Le signal OL comporte de plus sur un intervalle [to + T/4 ; to + T/2] un autre escalier descendant comportant deux autres marches de même longueur (Lo et LI) et de même hauteur (Ho nul et H1 égal à 1 dans l'exemple décrit) que les marches mi et m2 de l'escalier montant.

Le signal OL est en outre tel que OL (t+T/2) =-OL (t).

Le rapport de la longueur Lo de la première marche mi sur la période fondamentale est de plus sensiblement égal à 1/12. De cette manière, une troisième harmonique dans la décomposition de Fourier du signal OL est sensiblement nulle.

Le multiplieur M comprend des moyens 10 de division du signal S et des moyens 12 de sélection.

Les moyens de division 10 ont trois sorties : 0, S et-S raccordées à trois entrées des moyens de sélection 12.

Les moyens de division 10 comportent un transformateur 11 à point milieu, permettant de recueillir à l'un de ses côtés les signaux S et-S.

Les moyens de sélection 12 comportent en outre une sortie 14 dont la valeur à un instant donné correspond à une valeur d'une de leurs entrées, c'est à dire 0, S ou- S.

Les moyens de sélection 12 comportent également trois interrupteurs 16,18 et 20.

L'interrupteur 16 est placé entre l'entrée S et la sortie 14 des moyens de sélection 12.

L'interrupteur 18 est placé entre l'entrée-S et la sortie 14 des moyens de sélection 12.

L'interrupteur 20 est placé entre l'entrée 0 et la sortie 14 des moyens de sélection 12.

Les moyens de sélection 12 comprennent des moyens de pilotage (non représentés) de chacun des interrupteurs 16,18 et 20.

Les moyens de pilotage transmettent un signal A1 binaire entre"0"et"1"à l'interrupteur 16. La valeur"1"entraîne la fermeture de l'interrupteur 16, la valeur"0" entraîne l'ouverture.

Le signal A1 prend la valeur"1"entre to+Lo et t0+Lo+L1 et entre to+T/2-Lo-L1 et to+T/2-Lo.

D'une manière similaire, les moyens de pilotage transmettent un signal A2 à l'interrupteur 18 qui entraîne la fermeture de cet interrupteur entre to+T/2+Lo et to+T/2+Lo+L1 et entre to+T-Lo-Li et to+T-Lo.

Enfin, les moyens de pilotage transmettent un signal A3 à l'interrupteur 20 qui entraîne la fermeture de cet interrupteur entre to et to+Lo, entre T/2-Lo et T/2+Lo et entre T-Lo et T.

On a représenté sur la figure 4 un multiplieur numérique M selon une deuxième réalisation de l'invention. Le multiplieur M multiplie le signal S par le même signal OL périodique que dans la première réalisation de l'invention.

Le multiplieur M comprend toujours les moyens 10 de division du signal S et de nouveaux moyens 22 de sélection.

Les moyens de sélection 22 comprennent un commutateur 24 entre leurs deux entrée S et-S et un commutateur 26 entre la sortie du commutateur 24 et l'entrée 0 des moyens de sélection 22.

La sortie du commutateur 24 forme la sortie des moyens de sélection 22.

Des moyens de pilotage non représentés transmettent des signaux respectivement A2 et A3 entraînant la commutation des commutateurs, respectivement 24 et 26.

La valeur"1"du signal A2 entraîne la commutation du commutateur 24 sur l'entrée-S, tandis que la valeur"0"entraîne la commutation sur l'entrée S.

La valeur"1"du signal A3 entraîne la commutation du commutateur 26 sur l'entrée 0, tandis que la valeur"0"entraîne la commutation sur la sortie du commutateur 24.

On a représenté sur la figure 5 un multiplieur numérique M selon une troisième réalisation de l'invention, similaire à la première réalisation.

Le multiplieur M multiplie le signal S par un signal OL'périodique.

La fréquence principale 1/T du signal OL'est comprise entre les deux fréquences du signal S, par exemple au mileu.

Le signal OL'est une fonction en escalier comprenant sur un intervalle [to ; to + T/4], un escalier montant ayant trois marches m'1, m'2 et m'3, la hauteur de la première marche m'i étant nulle.

Le signal OL'comporte de plus sur un intervalle [to + T/4 ; to + T/2], un autre escalier descendant comportant trois autres marches de même longueur (L'o, L'1 et L'2) et de même hauteur (H'o nul, H'1 et H'2 chacun égal à 1/2 dans l'exemple décrit) que les marches m'1, m'2 et m'3 de l'escalier montant.

Le signal OL'est en outre tel que OL' (t+T/2) =-OL' (t).

Les longueurs L'o et L'1 et les hauteurs H'1 et H'2 vérifient : De cette manière, la troisième harmonique du signal OL'est nulle.

Le multiplieur M comprend des moyens 28 de division du signal S et des moyens 30 de sélection.

Les moyens de division 28 ont cinq sorties : 0, S, S/2, -S et-S/2 raccordées à cinq entrées des moyens de sélection 30.

Les moyens de sélection 30 comportent également cinq interrupteurs (32).

Chaque interrupteur est relié à l'une des entrées et à la sortie des moyens de sélection 30.

On notera que l'invention ne se limite pas aux modes de réalisation décrits précédemment.

En particulier, dans le cas d'un signal d'oscillateur local comportant"n" marches, le nombre d'entrées des moyens de sélection 12,22 ou 30 et le nombre de sorties des moyens de division 10 ou 28 peut être de 2n-1.

Selon l'invention, les longueurs des n-1 premières marches (Lo... Ln-i) et les hauteurs des n-1 dernières marches (H1... Hn) vérifient : En variante des commutateurs à deux positions, l'invention couvre également l'utilisation de commutateur à"n"positions dans les moyens de sélection 12,22 ou 30.

Les longueurs Lo... Ln1 et les hauteurs Ho... Hn peuvent également vérifier d'autres conditions, par exemple de manière à ce que d'autres harmoniques soient nulles.